在通用自動測試儀上實(shí)現(xiàn)SPI 存儲器測試的方法研究-設(shè)計應(yīng)用_第1頁
在通用自動測試儀上實(shí)現(xiàn)SPI 存儲器測試的方法研究-設(shè)計應(yīng)用_第2頁
在通用自動測試儀上實(shí)現(xiàn)SPI 存儲器測試的方法研究-設(shè)計應(yīng)用_第3頁
在通用自動測試儀上實(shí)現(xiàn)SPI 存儲器測試的方法研究-設(shè)計應(yīng)用_第4頁
在通用自動測試儀上實(shí)現(xiàn)SPI 存儲器測試的方法研究-設(shè)計應(yīng)用_第5頁
已閱讀5頁,還剩4頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

精品文檔-下載后可編輯在通用自動測試儀上實(shí)現(xiàn)SPI存儲器測試的方法研究-設(shè)計應(yīng)用摘要:近年SPI存儲器已廣泛用于各類電子產(chǎn)品和工業(yè)測控系統(tǒng)中,但SPI屬于串行接口,難以使用算法圖形產(chǎn)生器自動產(chǎn)生地址,因此難以在通用自動測試儀上進(jìn)行測試。

本文分析了SPI存儲器的結(jié)構(gòu)特點(diǎn)和測試難點(diǎn),提出了一種基于并行轉(zhuǎn)串行邏輯的SPI存儲器算法圖形自動產(chǎn)生的方法,并以SPIEEPROM芯片AT25HP512為例,實(shí)現(xiàn)了測試程序開發(fā)。實(shí)驗(yàn)證實(shí),該方法可以克服SPI存儲器地址算法自動產(chǎn)生的困難,對該類芯片測試具有通用性。

0引言

串行存儲器大多采用I2C或SPI接口進(jìn)行訪問,其中以SPI接口的芯片多,主要包括EEPROM、FLASHmemory、FRAM等類型。與并行存儲器相比,串行存儲器引腳少、體積小、易于擴(kuò)展、與單片機(jī)或控制器連接簡單、工作可靠,而且大多擁有掉電保持?jǐn)?shù)據(jù)的特性,所以越來越多地用在各類電子產(chǎn)品和工業(yè)測控系統(tǒng)中。但SPI存儲器所有輸入的內(nèi)容全都由一個管腳完成,通用自動測試儀無法分辨這些信息類型,因此不便于實(shí)現(xiàn)地址自動算法產(chǎn)生,這給使用通用測試儀測試該類芯片帶來了很大難度。本文首先介紹了SPI類串行接口存儲器的結(jié)構(gòu),進(jìn)而以芯片AT25HP512為例,講述了其工作原理及測試難點(diǎn),提出了一種能應(yīng)用于通用自動測試儀的SPI存儲器測試方法。

1SPI串行接口存儲器的基本結(jié)構(gòu)

1.1SPI總線的結(jié)構(gòu)

SPI是一種通用串行接口總線,字長為8位或16位,SPI接口利用SCK、SI和SO三根線進(jìn)行數(shù)據(jù)讀/寫。其中,SCK為時鐘信號,用于對數(shù)據(jù)傳輸?shù)乃俾蔬M(jìn)行同步,在每一個SCK周期,有一位數(shù)據(jù)移入或移出串行存儲器。SI為串行數(shù)據(jù)輸入,用于輸入命令和數(shù)據(jù)。SO為串行數(shù)據(jù)輸出,用于輸出狀態(tài)和數(shù)據(jù)。本文將以一種典型的SPIEEPROMAT25HP512為例分析其結(jié)構(gòu)及訪問方式。圖1為AT25HP512芯片的管腳定義,其他SPI存儲器通常也都有類似的管腳。

1.2AT25HP512的讀/寫方式

AT25HP512容量64K位,采取分頁存儲的結(jié)構(gòu),每頁128位,既可隨機(jī)讀/寫數(shù)據(jù),又可以以序列方式連續(xù)讀/寫。序列讀操作一旦執(zhí)行,位地址可以自動增加,直到讀出所有單元;序列寫操作一旦執(zhí)行,可以完成一頁的128位寫。圖2為AT25HP512頁寫操作的時序圖,利用該特性可快速完成數(shù)據(jù)的訪問。

2使用自動測試儀測試SPI存儲器的難點(diǎn)

2.1數(shù)字集成電路自動測試儀的特點(diǎn)

自動測試儀(ATE),用于檢測集成電路功能的完整性。標(biāo)準(zhǔn)的數(shù)字ATE可針對專用及通用數(shù)字電路提供高速、高通道數(shù)字控制、測試能力。芯片的測試程序通常會有許多個功能測試向量以測試不同的功能模塊,這些向量都會被加載ATE內(nèi)存中,以順序或并發(fā)方式被執(zhí)行。在實(shí)際生產(chǎn)過程中,由于受ATE內(nèi)存大?。磮D形深度)的限制,如果向量過長,超過測試設(shè)備圖形深度,就要加載一段向量,測試一段向量,再加載一段向量,再測試。該做法會使測試成本大為增加,因此往往不允許多次加載,所有測試向量需要性加載或由算法自動產(chǎn)生,以保證測試的連續(xù)性。

2.2存儲器測試特點(diǎn)

存儲器雖然邏輯結(jié)構(gòu)簡單,但容量通常較大,而且由于存儲器各個存儲單元有可能出現(xiàn)相互打擾,即某個存儲單元的數(shù)據(jù)變化可能引起其他單元的變化,因此存儲器需要反復(fù)讀/寫的測試,測試向量的總長度往往超過ATE的測試圖形深度。針對存儲器這種結(jié)構(gòu)固定、可連續(xù)訪問、測試算法固定的器件,需要ATE能根據(jù)算法自動產(chǎn)生測試圖形,用比較短的測試向量,按照固定地址產(chǎn)生邏輯自動完成有規(guī)律的地址變化,實(shí)現(xiàn)連續(xù)讀/寫操作。

通用ATE一般都具備一組或多組地址產(chǎn)生器(APG),該單元模塊可完成地址保持(HOLD)、自加(INC)、自減(DEC)等操作,使用這些標(biāo)準(zhǔn)邏輯,就可以實(shí)現(xiàn)絕大多數(shù)的存儲器測試算法。以常用的棋盤格測試算法為例。

如果順序?qū)憸y試程序,需要4N的測試向量深度(N為存儲器容量),但是用測試算法,每一步流程只需要幾條向量,全部只需要用幾十條向量就能完成,具體方法如圖3所示??梢娎米詣拥刂樊a(chǎn)生邏輯,可以實(shí)現(xiàn)極大深度的存儲器測試。

2.3SPI存儲器測試難點(diǎn)

上述方法可用于多數(shù)并行存儲器,但難以用于SPI存儲器。

主要原因?yàn)椋?/p>

(1)SPI存儲器沒有獨(dú)立的數(shù)據(jù)總線和地址總線,所有輸入都由SI這一根線完成,SI除要發(fā)送地址外,還要發(fā)送數(shù)據(jù)和指令,無法獨(dú)立應(yīng)用于地址操作,也就無法完成對地址的算法產(chǎn)生,如INC等;

(2)SPI總線通常應(yīng)用8位寄存器,為完成一個數(shù)據(jù)傳輸需要在8個時鐘周期,由8條向量串行執(zhí)行,這就大大增加了向量的長度。因此,盡管ATE有足夠的數(shù)據(jù)寬度,卻往往受限于數(shù)據(jù)位的深度不足,無法完成測試。

3SPI存儲器的測試實(shí)現(xiàn)方法

首先,SCK信號要按測試需求產(chǎn)生測試時鐘,~CS、~WP和~HOLD給出相應(yīng)控制信號。

其次,為了利用了測試儀的通道寬度,減少測試向量的深度,需要將串行發(fā)送的數(shù)據(jù)以并行的方式存儲于測試儀中。多數(shù)通用測試儀都設(shè)計了并行轉(zhuǎn)串行的邏輯模塊,即在多個通道上并行輸入數(shù)據(jù),通過系統(tǒng)指令完成轉(zhuǎn)換,由一個通道將數(shù)據(jù)發(fā)送出來。如果ATE不具備該功能,也可由外部邏輯實(shí)現(xiàn)。

,要限度地應(yīng)用測試儀的AGP模塊地址自動產(chǎn)生邏輯,將串行程序算法并行化處理,終給出區(qū)別存儲器地址和其他輸入信息的控制邏輯。

3.1棋盤格算法測試

以AT25HP512棋盤格測試為例,串行SPI存儲器測試可分為以下步驟。

(1)并行轉(zhuǎn)串行。存儲器待收發(fā)的數(shù)據(jù)和指令都以8位并行的方式放置在內(nèi)部寄存器中,因此要借助ATE并行轉(zhuǎn)串行輸出功能,將8個通道的數(shù)據(jù)從一個通道輸出。以并行轉(zhuǎn)串行指令PTOS為例,PTOS00000101,相當(dāng)于從SI引腳在8個周期串行輸出00000101;

(2)將指令寄存的數(shù)據(jù)以8位并行方式連接到測試通道上。

以讀狀態(tài)寄存器命令為例,SI要輸出的數(shù)據(jù)連接到不同通道,再由并轉(zhuǎn)串邏輯電路輸出。讀出的結(jié)果與預(yù)期值進(jìn)行比較。

表1相當(dāng)于執(zhí)行了讀狀態(tài)寄存器命令RDSR,本例中讀回的預(yù)期結(jié)果為LLLLLLLL.

(3)設(shè)置狀態(tài)寄存器。發(fā)送寫狀態(tài)寄存器命令WRSR,設(shè)置存儲器為寫READY狀態(tài)。

(4)將8位地址線連接到AGP相關(guān)的通道上。

(5)為了能在SI引腳上既能輸出地址又能輸出指令和數(shù)據(jù),要設(shè)置多路選擇單元,完成切換。切換控制位可以由通道位完成。圖4為測試通道控制的寄存器輸入切換,控制位為0,SI引腳切換至地址線,控制位為1,SI引腳切換至數(shù)據(jù)線和指令線。

應(yīng)用該開關(guān),就可以把需要使用算法的地址和不需要利用算法的指令和數(shù)據(jù)在通道上分開。

(6)完成向存儲單元寫入數(shù)據(jù)的操作。表2實(shí)現(xiàn)了連續(xù)寫一頁的函數(shù)PAGEWRITE操作,從0地址開始連續(xù)進(jìn)行128個寫操作,把00000000和11111111的棋盤格數(shù)據(jù)交替寫入一頁中。

(7)利用AGP,實(shí)現(xiàn)頁地址遞增操作。每一頁寫都調(diào)用PAGEWRITE,每完成頁寫操作,頁地址自動加1,執(zhí)行下一頁的寫操作,直到全部頁的寫操作完成。表3為每調(diào)用單頁寫,頁地址自動加1的操作。

(8)讀并檢驗(yàn)結(jié)果操作。與寫操作類似,給出讀指令和起始地址后,可連續(xù)讀出所有單元。

以上方法,首先完成了逐頁的連續(xù)寫操作,頁地址可自動遞增,每完成正向棋盤格(按0101格式)寫操作后,再以0地址為起始地址,完成整個器件地址自動遞增的連續(xù)讀操作。然后再按照相同的方法執(zhí)行反向棋盤格(按1010格式)的寫、讀,從而實(shí)現(xiàn)完整的棋盤格測試。

3.2其他測試算法

在實(shí)際工程中應(yīng)用多的是存儲器測試法算法復(fù)雜度為N的測試算法,除棋盤格測試法外,較為常用的還有齊步法、列條圖形法和前進(jìn)后退法等。應(yīng)用這些算法測試SPI存儲器都與棋盤格測試類似,只是AGP自動產(chǎn)生算法的方式不同,本

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論