![基于FPGA嵌入式的多比特自相關(guān)器設(shè)計-設(shè)計應(yīng)用_第1頁](http://file4.renrendoc.com/view/fb143258a309a0e0d7ec89f449672e95/fb143258a309a0e0d7ec89f449672e951.gif)
![基于FPGA嵌入式的多比特自相關(guān)器設(shè)計-設(shè)計應(yīng)用_第2頁](http://file4.renrendoc.com/view/fb143258a309a0e0d7ec89f449672e95/fb143258a309a0e0d7ec89f449672e952.gif)
![基于FPGA嵌入式的多比特自相關(guān)器設(shè)計-設(shè)計應(yīng)用_第3頁](http://file4.renrendoc.com/view/fb143258a309a0e0d7ec89f449672e95/fb143258a309a0e0d7ec89f449672e953.gif)
![基于FPGA嵌入式的多比特自相關(guān)器設(shè)計-設(shè)計應(yīng)用_第4頁](http://file4.renrendoc.com/view/fb143258a309a0e0d7ec89f449672e95/fb143258a309a0e0d7ec89f449672e954.gif)
![基于FPGA嵌入式的多比特自相關(guān)器設(shè)計-設(shè)計應(yīng)用_第5頁](http://file4.renrendoc.com/view/fb143258a309a0e0d7ec89f449672e95/fb143258a309a0e0d7ec89f449672e955.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
精品文檔-下載后可編輯基于FPGA嵌入式的多比特自相關(guān)器設(shè)計-設(shè)計應(yīng)用引言
確定性信號的不同時刻取值一般都具有較強的相關(guān)性;而干擾噪聲的隨機性較強,其不同時刻取值的相關(guān)性較差,利用這一差異可以把確定性信號和干擾噪聲區(qū)分開來。對于疊加了噪聲的信號x(t),當(dāng)其自相關(guān)函數(shù)Rx(τ)的延時τ較大時,隨機噪聲對Rx(τ)的貢獻很小,這時的Rx(τ)主要表現(xiàn)x(t)中包含的確定性信號的特征,例如直流分量,周期性分量的幅度和頻率等。而對于非周期性的隨機噪聲,當(dāng)延時τ較大時,噪聲項的自相關(guān)函數(shù)趨向于零,這就從噪聲中把有用信號提取出來了。
利用FPGA強大的并行運算功能和其內(nèi)核中豐富的存儲器資源,很容易實現(xiàn)一些在分立元器件中難以實現(xiàn)的功能,例如高速的并行乘積運算,向存儲器儲存和調(diào)用數(shù)據(jù)等。利用這個優(yōu)勢可以將一些本來復(fù)雜的運算和數(shù)字邏輯大大的簡化在一塊芯片之中。
SoC(SystemonChip)是20世紀(jì)90年代提出的概念,它是將多個功能模塊集成在一塊硅片上,提高芯片的集成度并減少了外設(shè)芯片的數(shù)量和相互之間在PCB上的連接,同時系統(tǒng)性能和功能都有很大的提高。隨著FPGA芯片工藝的不斷發(fā)展,設(shè)計人員在FPGA中嵌入軟核處理器成為可能,Altera和Xilinx公司相繼推出了SoPC(SystemonaProgrammableChip)的解決方案,它是指在FPGA內(nèi)部嵌入包括CPU在內(nèi)的各種IP組成一個完整的系統(tǒng),在單片F(xiàn)PGA中實現(xiàn)一個完整得系統(tǒng)功能。
與SoC相比,SoPC具有更高的靈活性,F(xiàn)PGA的可編程特性使之可以根據(jù)需要任意定制SoPC系統(tǒng);與ASIC相比,SoPC具有設(shè)計周期短,設(shè)計成本低的優(yōu)勢同時開發(fā)難度也大大降低。
1相關(guān)算法的分析及系統(tǒng)總體設(shè)計
1.1相關(guān)算法
式中:N為累加平均的次數(shù);k為延時序號。因為在FPGA等數(shù)字器件中自相關(guān)計算都是建立在數(shù)字離散域基礎(chǔ)上的。其中x(n)與x(n-k)時間的相隔即式(2)中τ的值為采樣時間間隔△t乘以延時數(shù)k,τ=△tk,在數(shù)字離散處理系統(tǒng)中τ的取值只能為△t的整數(shù)倍。根據(jù)數(shù)字相關(guān)量化噪聲導(dǎo)致的SNR的退化比的定義:
D=模擬相關(guān)的SNR/數(shù)字相關(guān)的SNR(5)
數(shù)字相關(guān)的SNR=6.02n+1.76(dB),
n=A/D轉(zhuǎn)換器的量化位數(shù)(6)
從上式可見,在保持模擬相關(guān)的SNR參數(shù)不變的情況下,有效地提高A/D轉(zhuǎn)換器的量化位數(shù)可以很好地減小SNR的退化比。
該設(shè)計的基本算法思想是:首先將A/D(AnalogetoDigital)轉(zhuǎn)化得到的數(shù)字信號通過“乒乓”RAM進行緩沖,然后將數(shù)據(jù)送人乘法器中進行乘法運算,計算得到x(n)與x(n-k)的乘積,將N次乘積送入累加器相加得到以后,乘以1/N或者除以N即可得到式(4)。其具體流程圖如圖1所示。
1.2總體實現(xiàn)思路
相關(guān)算法整體設(shè)計思路如圖2所示。
FLASH芯片用于保存NiosⅡ中運行的程序代碼和FPGA中的配置數(shù)據(jù)。在SoPCBuilder中定制NiosⅡ系統(tǒng)時集成了CFI(通用FLASH接口)控制器。這樣就可以很方便地使用FLASH芯片;SDRAM通常用于需要大量易失性存儲器且成本要求高的的應(yīng)用系統(tǒng)。SDRAM比較便宜,但需要實現(xiàn)刷新操作、行列管理、不同延遲和命令序列等邏輯。NiosⅡ系統(tǒng)中集成的SDRAM芯片接口能夠處理所有的SDRAM協(xié)議要求,使SDRAM的使用方便。
CLOCK時鐘模塊,通過FPGA內(nèi)部自帶的數(shù)字鎖相環(huán)將開發(fā)板上的晶振(50MHz)提供的信號分別提供給NiosⅡ處理器和外部的SDRAM作為時鐘。
Interface在該設(shè)計中為了方便地驗證算法的正確,采用JTAG_UART接口實現(xiàn)PC和NiosⅡ系統(tǒng)之間的串行通信,通過在程序中調(diào)用相關(guān)驅(qū)動函數(shù)傳輸數(shù)據(jù),可以在集成開發(fā)環(huán)境IDE的Console窗口中觀察到運行數(shù)據(jù)。
A/D轉(zhuǎn)換器采用串行12位A/D轉(zhuǎn)換器ADS7822,其采樣率位75KS/s,將它設(shè)置為掛接在AVALON總線上的從設(shè)備,通過NiosⅡ操作系統(tǒng)發(fā)起詢問傳輸獲取數(shù)據(jù)。
鍵盤用于用戶輸入信息給處理器。
在FPGA中有著豐富的存儲器資源,對于驗證的試驗板,AItera公司提供的CycloneⅡ系列FPGA芯片EP2C20F484C8含有18752個LE(Logicelements,邏輯單元),52個嵌入式RAM模塊,35個18×18乘法器模塊,4個數(shù)字鎖相環(huán),完實現(xiàn)中小規(guī)模的數(shù)字信號處理運算,在FPGA中的整體算法框圖如圖3所示。
2外圍處理邏輯的設(shè)計與實現(xiàn)
2.1“乒乓”RAM的設(shè)計與實現(xiàn)
為了保持?jǐn)?shù)據(jù)處理的連續(xù)性,這里采用“乒乓”RAM數(shù)據(jù)緩沖模式,即兩組功能能相互切換且長度相同的RAM。它的工作原理是:其中一組RAM在進行儲存操作時;另一組RAM進行讀取操作,并且讀取和存儲的速率相同,當(dāng)進行存儲操作的RAM存儲滿,進行讀取操作的RAM被清空時兩者被外部控制邏輯功能互換,這樣可以使兩組RAM能連續(xù)不斷地對A/D采集數(shù)據(jù)進行緩沖處理。如圖4所示。
為了提高自相關(guān)計算的處理速度,每一組RAM均含有兩個完全相同的RAM。在存儲時存儲相同的數(shù)據(jù);在讀取數(shù)據(jù)時其中一個RAM輸入地址碼從0開始依次讀取數(shù)據(jù)形成序列x(n),另一個RAM在輸入地址碼加上k后讀取數(shù)據(jù)形成序列x(n-k),然后將兩列數(shù)列送人乘法器中進行運算完成自相關(guān)運算。這樣雖然犧牲了FPGA中的存儲空間,但是較之于單RAM分時讀取數(shù)據(jù)的操作方式,提高了運算速率(減少2個總線讀取周期)。如圖5所示。
從式(4)可以看出:存儲器輸出的個數(shù)據(jù)為個記錄數(shù)據(jù)往后延遲k個記錄數(shù)據(jù)。這樣就會出現(xiàn)一個問題:在RAM中記錄的所有數(shù)據(jù)不能都用于自相關(guān)計算,當(dāng)RAM1_2讀取到倒數(shù)第N-1-k個數(shù)據(jù)時,RAM1_1的數(shù)據(jù)已經(jīng)讀取完畢,再進行計算均為無效數(shù)據(jù)(見表1)。
從表1中可以看出:在存儲器中存儲的N個數(shù)值中僅有N-1-k個數(shù)據(jù)進行了自相關(guān)運算,超出這個范圍的數(shù)據(jù)應(yīng)視為無效數(shù)據(jù)被舍棄。因此如果N的長度過短或者k的數(shù)值過大,存儲器中的數(shù)據(jù)將有相當(dāng)一部分?jǐn)?shù)據(jù)被舍棄,并且隨著k值的增加被舍棄的數(shù)據(jù)量將在整個存儲數(shù)據(jù)量中的比例越來越大;但是由于信號的自相關(guān)性隨著延遲k增加而降低,在做自相關(guān)運算時一般采用較小的k值。為此,如果采用較大的RAM存儲器和較小的k值,在一組存儲數(shù)據(jù)中舍棄的數(shù)據(jù)其實是占比例很小的。例如在k=3的情況下,即延時為3個A/D轉(zhuǎn)換周期,CyclmleⅡFPGA中存儲器的存儲長度為65536個8b存儲單元,舍棄記錄數(shù)據(jù)為3個8b,舍棄數(shù)據(jù)量僅占存儲數(shù)據(jù)量的0.004%,在自相關(guān)處理時是能夠接受的。如圖6所示。
2.2累加器及1/N相乘單元實現(xiàn):
如果使用2的N階次冪數(shù)據(jù)用作自相關(guān)計算,在二進制下可以通過向右移位N個bit位實現(xiàn)除法功能。在設(shè)計中采用了2×16個采樣數(shù)據(jù)組成的數(shù)組完成自相關(guān)計算,其算法具體流程圖如圖7所示。
3微處理器的設(shè)計實現(xiàn)
嵌入式微處理器的設(shè)計包括3個部分:利用SoPCBuilder定制的軟核CPU,在QuartusII環(huán)境下設(shè)計的電路和NiosII編程。
NiosII的軟件編程主要基于嵌入式操作系統(tǒng)μC/OS-Ⅱ。μC/OS-Ⅱ是一個完整的、可移植、固化和剪裁的占先式實時多任務(wù)核(Kernel)。從1992年發(fā)布至今,μC/OS-II已經(jīng)有上百個的商業(yè)應(yīng)用,在40多種處理器上成功移植。其中Altera提供對μC/OS-II的完整支持,非常容易使用。
μC/OS—II提供以下系統(tǒng)服務(wù):任務(wù)管理(TaskManagement);事件標(biāo)志(EventFlag);消息傳遞(Mes-sagePassing);內(nèi)存管理(MemoryManagement);信號量(Semaphores);時間管理(TimeManagement)。在應(yīng)用程序中,用戶可以方便地使用這些系統(tǒng)調(diào)用實現(xiàn)目標(biāo)功能。
在該設(shè)計中,建立了一個主任務(wù)和兩個子任務(wù)(任務(wù)1,任務(wù)2):主任務(wù)主要是負(fù)責(zé)啟動子任務(wù);任務(wù)1主要負(fù)責(zé)數(shù)據(jù)的采集和采集數(shù)據(jù)的存儲,任務(wù)2主要負(fù)責(zé)調(diào)用存儲器中存儲的采集數(shù)據(jù)控制外圍計算模塊進行自相關(guān)計算??傮w軟件算法流程圖如圖8所示。圖9為由SoPC實現(xiàn)的NiosII處理器圖。
在NiosII系統(tǒng)中,首先,通過main()主函數(shù)調(diào)用OSTaskCreateExt()函數(shù)創(chuàng)建任務(wù)1,即數(shù)據(jù)采集任務(wù)。
由于AD7822作為AVALON的從外設(shè)掛接在了AVALON總線上,通過在任務(wù)1中通過調(diào)用IORD_16DIRECT()端口查詢函數(shù)實時發(fā)起A從端口傳輸啟動AD7822,獲取采集數(shù)據(jù),然后使能外圍RAM的wren端口存儲。當(dāng)存儲到該設(shè)計中存儲器長度的數(shù)據(jù)以后,通過“尾觸發(fā)”方式啟動任務(wù)2,即自相關(guān)計算任務(wù),并且調(diào)用延遲函數(shù)OSTimeDlyHMSM(),交出CPU的使用權(quán)。程序要點如下:
在任務(wù)2中,首先關(guān)閉兩個存儲器的寫入使能,使之只能讀出數(shù)據(jù);然后輸出相應(yīng)的兩個地址碼:兩個地址碼之間有相對k的延時,并且同時使能18×18乘法器,累加器及1/N相乘單元,當(dāng)循環(huán)完成后,自動刪除任務(wù)2,交CPU使用權(quán)給數(shù)據(jù)采集任務(wù)。程序要點如下:
4結(jié)語
首先,該設(shè)計采用嵌入式操作系統(tǒng)實時控制外圍運算邏輯電路的方式。實現(xiàn)了多乘加的DSP運算,由于嵌入式操作系統(tǒng)的靈活性和廣泛的可移植性,使得該設(shè)計的可讀性和移植性增強;其次,本設(shè)計采用天生并行結(jié)構(gòu)的FPGA處理器完成多乘加運算,有利于提高運算速度和處理的穩(wěn)定度;再次,將必要的外設(shè)作為AVALON總線器件,采用總線查詢傳輸?shù)姆绞竭M行訪問,不必在嵌入式操作系統(tǒng)中過多的考慮底層硬件的驅(qū)動和時序,這樣提高電路的穩(wěn)定性且也增
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 個人合作經(jīng)營合同模板
- 臨時聘用合同范本
- 中韓技術(shù)交流與合作合同
- 個人信用貸款合同樣本大全
- 二手車買賣正式合同模板
- 2025年數(shù)字貿(mào)易合作發(fā)展協(xié)議
- 2025年城市安防監(jiān)控系統(tǒng)維護服務(wù)協(xié)議
- 專業(yè)質(zhì)量管理顧問合同簽訂
- 交通基礎(chǔ)設(shè)施借款合同范本
- 買賣合同 范文
- 湖北省十堰市城區(qū)2024-2025學(xué)年九年級上學(xué)期期末質(zhì)量檢測綜合物理試題(含答案)
- 導(dǎo)播理論知識培訓(xùn)班課件
- 空氣能安裝合同
- 電廠檢修安全培訓(xùn)課件
- 四大名繡課件-高一上學(xué)期中華傳統(tǒng)文化主題班會
- 起重機械生產(chǎn)單位題庫質(zhì)量安全員
- 高中生物選擇性必修1試題
- 電氣工程及其自動化專業(yè)《畢業(yè)設(shè)計(論文)及答辯》教學(xué)大綱
- 《客艙安全管理與應(yīng)急處置》課件-第14講 應(yīng)急撤離
- 危險化學(xué)品押運員培訓(xùn)
- 2025屆高考作文押題預(yù)測5篇
評論
0/150
提交評論