版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、
閉環(huán)與開(kāi)環(huán)的區(qū)別。2、
為何要有負(fù)反饋。3、
開(kāi)環(huán)靜態(tài)速降與什么參數(shù)有關(guān)。4、
一階、二階、三階系統(tǒng)怎樣判斷系統(tǒng)穩(wěn)定性。5、
串行通訊的三種方式。6、
單片機(jī)中的80、89是什么意思。5、
狀態(tài)空間方程中的A、B、C、D是什么意思。6、
過(guò)程控制有那些分類(lèi)。7、
直流電動(dòng)機(jī)的穩(wěn)定條件。2、
狀態(tài)空間方程包括什么方程(輸入輸出方程);描述了系統(tǒng)的什么?3、
微機(jī)DAC0830的輸出方式。運(yùn)動(dòng)控制中,pwm是控制電流還是電壓運(yùn)動(dòng)控制,雙閉環(huán)控制特點(diǎn),內(nèi)外環(huán)的作用。2、工控機(jī)與pc的區(qū)別3、用english表達(dá)控制系統(tǒng)組成部分4、如何設(shè)計(jì)控制系統(tǒng)5、建模的兩種方法2穩(wěn)定裕度的概念(幅值裕度、相位裕度)3計(jì)算機(jī)控制系統(tǒng)有哪些環(huán)節(jié)4在離散控制系統(tǒng)中控制器是怎樣實(shí)現(xiàn)的4、一個(gè)斜坡輸入如何跟蹤一個(gè)系統(tǒng),讓它無(wú)余差?簡(jiǎn)述前饋的應(yīng)用場(chǎng)合,如果不能測(cè)干擾能用前饋嗎串級(jí)有幾個(gè)執(zhí)行器?副回路設(shè)定值從哪里來(lái)?中斷有什么作用?方塊圖和信號(hào)流程圖的比較,流程圖不能用在什么場(chǎng)合3、時(shí)滯系統(tǒng)如何控制,預(yù)估和內(nèi)??刂频谋容^4、穩(wěn)態(tài)是怎樣的?5、盡可能說(shuō)出你知道的先進(jìn)控制方法(魯棒控制、自適應(yīng)控制、預(yù)測(cè)控制等)1、PID中P,I,D分別什么意思,控制作用什么?2、分程控制定義舉例3、計(jì)算機(jī)控制系統(tǒng)的組成4、計(jì)算機(jī)控制系統(tǒng)的好壞標(biāo)準(zhǔn)1、設(shè)計(jì)控制系統(tǒng)要考慮那些問(wèn)題2、簡(jiǎn)單說(shuō)說(shuō)選擇控制系統(tǒng),并與單回路比較3、0~20mA的一般能否改成兩線制4、系統(tǒng)建模有那些方法2、舉一個(gè)日常生活中自穩(wěn)定的例子3、如何檢測(cè)一個(gè)不能直接檢測(cè)的參數(shù)4、說(shuō)出人口模型建立和化工過(guò)程模型建立的相同點(diǎn)和不同點(diǎn)5、說(shuō)出計(jì)算機(jī)控制系統(tǒng)的結(jié)構(gòu)6、說(shuō)出單回路控制系統(tǒng)的結(jié)構(gòu)1、系統(tǒng)能控性的概念2、控制系統(tǒng)穩(wěn)定性判定方法3、執(zhí)行器的兩個(gè)機(jī)構(gòu)的選擇4、說(shuō)一下魯棒控制5、說(shuō)說(shuō)dcs和fcs的異同(fcs用的智能化儀表,全數(shù)字通信,而dcs則需要傳輸模擬量,用模擬表,相對(duì)來(lái)說(shuō)比較土)3知道分程控制嗎?說(shuō)一說(shuō)原理4說(shuō)說(shuō)你知道的先進(jìn)控制有哪些5判斷系統(tǒng)穩(wěn)定有什么方法2穩(wěn)定裕度的概念(幅值裕度、相位裕度)3計(jì)算機(jī)控制系統(tǒng)有哪些環(huán)節(jié)4在離散控制系統(tǒng)中控制器是怎樣實(shí)現(xiàn)的2、你對(duì)嵌入式系統(tǒng)有什么了解?3、學(xué)了控制原理以后,覺(jué)得控制原理的核心是?4、控制閥有哪幾種特性?5、覺(jué)得控制理論可以運(yùn)用到那些方面?1、系統(tǒng)能控性的概念2、控制系統(tǒng)穩(wěn)定性判定方法3、執(zhí)行器的兩個(gè)機(jī)構(gòu)的選擇4、說(shuō)一下魯棒控制1處理高階系統(tǒng)一般用什么方法,或者說(shuō)用什么模型2建模有什么方法,具體點(diǎn)說(shuō).主要是實(shí)驗(yàn)法要說(shuō)得比較清楚3知道分程控制嗎?說(shuō)一說(shuō)原理P,I,D的意義工控機(jī)與pc的區(qū)別用english表達(dá)控制系統(tǒng)組成部分如何設(shè)計(jì)控制系統(tǒng)建模的兩種方法設(shè)計(jì)一個(gè)系統(tǒng)測(cè)量煤氣熱值CSMA/CD的原理工控和辦公自動(dòng)化的區(qū)別以太網(wǎng)的核心為什么要讀研穩(wěn)定裕度的概念(幅值裕度、相位裕度)計(jì)算機(jī)控制系統(tǒng)有哪些環(huán)節(jié)如果一個(gè)大工程給你,你如何計(jì)劃一個(gè)斜坡輸入如何跟蹤一個(gè)系統(tǒng),讓它無(wú)余差?你參加過(guò)哪些科研DSP專(zhuān)用芯片和一般MCU性能之比較單片機(jī)編程應(yīng)用于實(shí)時(shí)系統(tǒng)的時(shí)代已過(guò),現(xiàn)在的潮流是應(yīng)用于什么系統(tǒng)?(嵌入式系統(tǒng)簡(jiǎn)述前饋的應(yīng)用場(chǎng)合,如果不能測(cè)干擾能用前饋嗎串級(jí)有幾個(gè)執(zhí)行器?副回路設(shè)定值從哪里來(lái)?中斷有什么作用?一個(gè)煤氣爐如何建模談?wù)剬?duì)dcs系統(tǒng)的理解大時(shí)鐘的因素,同時(shí)給出表達(dá)式。(威盛VIA2003.11.06上海筆試試題)18、說(shuō)說(shuō)靜態(tài)、動(dòng)態(tài)時(shí)序模擬的優(yōu)缺點(diǎn)。(威盛VIA2003.11.06上海筆試試題)19、一個(gè)四級(jí)的Mux,其中第二級(jí)信號(hào)為關(guān)鍵信號(hào)如何改善timing。(威盛VIA2003.11.06上海筆試試題)20、給出一個(gè)門(mén)級(jí)的圖,又給了各個(gè)門(mén)的傳輸延時(shí),問(wèn)關(guān)鍵路徑是什么,還問(wèn)給出輸入,使得輸出依賴于關(guān)鍵路徑。(未知)21、邏輯方面數(shù)字電路的卡諾圖化簡(jiǎn),時(shí)序(同步異步差異),觸發(fā)器有幾種(區(qū)別,優(yōu)點(diǎn)),全加器等等。(未知)22、卡諾圖寫(xiě)出邏輯表達(dá)使。(威盛VIA2003.11.06上海筆試試題)23、化簡(jiǎn)F(A,B,C,D)=m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)24、pleaseshowtheCMOSinverterschmatic,layoutanditscrosssectionwithP-wellprocess.Plotitstransfercurve(Vout-Vin)AndalsoexplaintheoperationregionofPMOSandNMOSforeachsegmentofthetransfercurve?(威盛筆試題circuitdesign-beijing-03.11.09)25、TodesignaCMOSinvertorwithbalanceriseandfalltime,pleasedefinetherationofchannelwidthofPMOSandNMOSandexplain?26、為什么一個(gè)標(biāo)準(zhǔn)的倒相器中P管的寬長(zhǎng)比要比N管的寬長(zhǎng)比大?(仕蘭微電子)27、用mos管搭出一個(gè)二輸入與非門(mén)。(揚(yáng)智電子筆試)28、pleasedrawthetransistorlevelschematicofacmos2inputANDgateandexplainwhichinputhasfasterresponseforoutputrisingedge.(lessdelaytime)。(威盛筆試題circuitdesign-beijing-03.11.09)29、畫(huà)出NOT,NAND,NOR的符號(hào),真值表,還有transistorlevel的電路。(Infineon筆試)30、畫(huà)出CMOS的圖,畫(huà)出tow-to-onemuxgate。(威盛VIA2003.11.06上海筆試試題)31、用一個(gè)二選一mux和一個(gè)inv實(shí)現(xiàn)異或。(飛利浦-大唐筆試)32、畫(huà)出Y=A*B+C的cmos電路圖。(科廣試題)33、用邏輯們和cmos電路實(shí)現(xiàn)ab+cd。(飛利浦-大唐筆試)34、畫(huà)出CMOS電路的晶體管級(jí)電路圖,實(shí)現(xiàn)Y=A*B+C(D+E)。(仕蘭微電子)35、利用4選1實(shí)現(xiàn)F(x,y,z)=xz+yz’。(未知)36、給一個(gè)表達(dá)式f=xxxx+xxxx+xxxxx+xxxx用最少數(shù)量的與非門(mén)實(shí)現(xiàn)(實(shí)際上就是化簡(jiǎn))。37、給出一個(gè)簡(jiǎn)單的由多個(gè)NOT,NAND,NOR組成的原理圖,根據(jù)輸入波形畫(huà)出各點(diǎn)波形。(Infineon筆試)38、為了實(shí)現(xiàn)邏輯(AXORB)OR(CANDD),請(qǐng)選用以下邏輯中的一種,并說(shuō)明為什么?1)INV2)AND3)OR4)NAND5)NOR6)XOR答案:NAND(未知)39、用與非門(mén)等設(shè)計(jì)全加法器。(華為)40、給出兩個(gè)門(mén)電路讓你分析異同。(華為)41、用簡(jiǎn)單電路實(shí)現(xiàn),當(dāng)A為輸入時(shí),輸出B波形為…(仕蘭微電子)42、A,B,C,D,E進(jìn)行投票,多數(shù)服從少數(shù),輸出是F(也就是如果A,B,C,D,E中1的個(gè)數(shù)比0多,那么F輸出為1,否則F為0),用與非門(mén)實(shí)現(xiàn),輸入數(shù)目沒(méi)有限制。(未知)43、用波形表示D觸發(fā)器的功能。(揚(yáng)智電子筆試)44、用傳輸門(mén)和倒向器搭一個(gè)邊沿觸發(fā)器。(揚(yáng)智電子筆試)45、用邏輯們畫(huà)出D觸發(fā)器。(威盛VIA2003.11.06上海筆試試題)46、畫(huà)出DFF的結(jié)構(gòu)圖,用verilog實(shí)現(xiàn)之。(威盛)47、畫(huà)出一種CMOS的D鎖存器的電路圖和版圖。(未知)48、D觸發(fā)器和D鎖存器的區(qū)別。(新太硬件面試)49、簡(jiǎn)述latch和filp-flop的異同。(未知)50、LATCH和DFF的概念和區(qū)別。(未知)51、latch與register的區(qū)別,為什么現(xiàn)在多用register.行為級(jí)描述中l(wèi)atch如何產(chǎn)生的。南山之橋)52、用D觸發(fā)器做個(gè)二分顰的電路.又問(wèn)什么是狀態(tài)圖。(華為)53、請(qǐng)畫(huà)出用D觸發(fā)器實(shí)現(xiàn)2倍分頻的邏輯電路?(漢王筆試)54、怎樣用D觸發(fā)器、與或非門(mén)組成二分頻電路?(東信筆試)55、Howmanyflip-flopcircuitsareneededtodivideby16?(Intel)16分頻?56、用filp-flop和logic-gate設(shè)計(jì)一個(gè)1位加法器,輸入carryin和current-stage,輸出carryout和next-stage.(未知)57、用D觸發(fā)器做個(gè)4進(jìn)制的計(jì)數(shù)。(華為)58、實(shí)現(xiàn)N位JohnsonCounter,N=5。(南山之橋)59、用你熟悉的設(shè)計(jì)方式設(shè)計(jì)一個(gè)可預(yù)置初值的7進(jìn)制循環(huán)計(jì)數(shù)器,15進(jìn)制的呢?(仕蘭微電子)60、數(shù)字電路設(shè)計(jì)當(dāng)然必問(wèn)Verilog/VHDL,如設(shè)計(jì)計(jì)數(shù)器。(未知)61、BLOCKINGNONBLOCKING賦值的區(qū)別。(南山之橋)62、寫(xiě)異步D觸發(fā)器的verilogmodule。(揚(yáng)智電子筆試)moduledff8(clk,reset,d,q);inputclk;inputreset;input[7:0]d;output[7:0]q;reg[7:0]q;always@(posedgeclkorposedgereset)if(reset)q<=0;elseq<=d;endmodule63、用D觸發(fā)器實(shí)現(xiàn)2倍分頻的Verilog描述?(漢王筆試)moduledivide2(clk,clk_o,reset);inputclk,reset;outputclk_o;wirein;regout;always@(posedgeclkorposedgereset)if(reset)out<=0;elseout<=in;assignin=~out;assignclk_o=out;endmodule64、可編程邏輯器件在現(xiàn)代電子設(shè)計(jì)中越來(lái)越重要,請(qǐng)問(wèn):a)你所知道的可編程邏輯器件有哪些?b)試用VHDL或VERILOG、ABLE描述8位D觸發(fā)器邏輯。(漢王筆試)PAL,PLD,CPLD,F(xiàn)PGA。moduledff8(clk,reset,d,q);inputclk;inputreset;inputd;outputq;regq;always@(posedgeclkorposedgereset)if(reset)q<=0;elseq<=d;endmodule65、請(qǐng)用HDL描述四位的全加法器、5分頻電路。(仕蘭微電子)66、用VERILOG或VHDL寫(xiě)一段代碼,實(shí)現(xiàn)10進(jìn)制計(jì)數(shù)器。(未知)67、用VERILOG或VHDL寫(xiě)一段代碼,實(shí)現(xiàn)消除一個(gè)glitch。(未知)68、一個(gè)狀態(tài)機(jī)的題目用verilog實(shí)現(xiàn)(不過(guò)這個(gè)狀態(tài)機(jī)畫(huà)的實(shí)在比較差,很容易誤解的)。(威盛VIA2003.11.06上海筆試試題)69、描述一個(gè)交通信號(hào)燈的設(shè)計(jì)。(仕蘭微電子)70、畫(huà)狀態(tài)機(jī),接受1,2,5分錢(qián)的賣(mài)報(bào)機(jī),每份報(bào)紙5分錢(qián)。(揚(yáng)智電子筆試)71、設(shè)計(jì)一個(gè)自動(dòng)售貨機(jī)系統(tǒng),賣(mài)soda水的,只能投進(jìn)三種硬幣,要正確的找回錢(qián)數(shù)。(1)畫(huà)出fsm(有限狀態(tài)機(jī));(2)用verilog編程,語(yǔ)法要符合fpga設(shè)計(jì)的要求。(未知)72、設(shè)計(jì)一個(gè)自動(dòng)飲料售賣(mài)機(jī),飲料10分錢(qián),硬幣有5分和10分兩種,并考慮找零:(1)畫(huà)出fsm(有限狀態(tài)機(jī));(2)用verilog編程,語(yǔ)法要符合fpga設(shè)計(jì)的要求;(3)設(shè)計(jì)工程中可使用的工具及設(shè)計(jì)大致過(guò)程。(未知)73、畫(huà)出可以檢測(cè)10010串的狀態(tài)圖,并verilog實(shí)現(xiàn)之。(威盛)74、用FSM實(shí)現(xiàn)101101的序列檢測(cè)模塊。(南山之橋)a為輸入端,b為輸出端,如果a連續(xù)輸入為1101則b輸出為1,否則為0。例如a:0001100110110100100110b:0000000000100100000000請(qǐng)畫(huà)出statemachine;請(qǐng)用RTL描述其statemachine。(未知)75、用verilog/vddl檢測(cè)stream中的特定字符串(分狀態(tài)用狀態(tài)機(jī)寫(xiě))。(飛利浦-大唐筆試)76、用verilog/vhdl寫(xiě)一個(gè)fifo控制器(包括空,滿,半滿信號(hào))。(飛利浦-大唐筆試)77、現(xiàn)有一用戶需要一種集成電路產(chǎn)品,要求該產(chǎn)品能夠?qū)崿F(xiàn)如下功能:y=lnx,其中,x為4位二進(jìn)制整數(shù)輸入信號(hào)。y為二進(jìn)制小數(shù)輸出,要求保留兩位小數(shù)。電源電壓為3~5v假設(shè)公司接到該項(xiàng)目后,交由你來(lái)負(fù)責(zé)該產(chǎn)品的設(shè)計(jì),試討論該產(chǎn)品的設(shè)計(jì)全程。(仕蘭微電子)78、sram,falshmemory,及dram的區(qū)別?(新太硬件面試)79、給出單管DRAM的原理圖(西電版《數(shù)字電子技術(shù)基礎(chǔ)》作者楊頌華、馮毛官205頁(yè)圖9-14b),問(wèn)你有什么辦法提高refreshtime,總共有5個(gè)問(wèn)題,記不起來(lái)了。(降低溫度,增大電容存儲(chǔ)容量)(Infineon筆試)80、PleasedrawschematicofacommonSRAMcellwith6transistors,pointoutwhichnodescanstoredataandwhichnodeiswordlinecontrol?(威盛筆試題circuitdesign-beijing-03.11.09)81、名詞:sram,ssram,sdram名詞IRQ,BIOS,USB,VHDL,SDRIRQ:InterruptReQuestBIOS:BasicinputOutputSystemUSB:UniversalSerialBusVHDL:VHICHardwareDescriptionLanguageSDR:SingleDataRate壓控振蕩器的英文縮寫(xiě)(VCO)。動(dòng)態(tài)隨機(jī)存儲(chǔ)器的英文縮寫(xiě)(DRAM)。名詞解釋?zhuān)瑹o(wú)聊的外文縮寫(xiě)罷了,比如PCI、ECC、DDR、interrupt、pipelineIRQ,BIOS,USB,VHDL,VLSIVCO(壓控振蕩器)RAM(動(dòng)態(tài)隨機(jī)存儲(chǔ)器),F(xiàn)IRIIRDFT(離散傅立葉變換)或者是中文的,比如:a.量化誤差b.直方圖c.白平衡IC設(shè)計(jì)基礎(chǔ)(流程、工藝、版圖、器件)1、我們公司的產(chǎn)品是集成電路,請(qǐng)描述一下你對(duì)集成電路的認(rèn)識(shí),列舉一些與集成電路相關(guān)的內(nèi)容(如講清楚模擬、數(shù)字、雙極型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA等的概念)。(仕蘭微面試題目)2、FPGA和ASIC的概念,他們的區(qū)別。(未知)答案:FPGA是可編程ASIC。ASIC:專(zhuān)用集成電路,它是面向?qū)iT(mén)用途的電路,專(zhuān)門(mén)為一個(gè)用戶設(shè)計(jì)和制造的。根據(jù)一個(gè)用戶的特定要求,能以低研制成本,短、交貨周期供貨的全定制,半定制集成電路。與門(mén)陣列等其它ASIC(ApplicationSpecificIC)相比,它們又具有設(shè)計(jì)開(kāi)發(fā)周期短、設(shè)計(jì)制造成本低、開(kāi)發(fā)工具先進(jìn)、標(biāo)準(zhǔn)產(chǎn)品無(wú)需測(cè)試、質(zhì)量穩(wěn)定以及可實(shí)時(shí)在線檢驗(yàn)等優(yōu)點(diǎn)3、什么叫做OTP片、掩膜片,兩者的區(qū)別何在?(仕蘭微面試題目)4、你知道的集成電路設(shè)計(jì)的表達(dá)方式有哪幾種?(仕蘭微面試題目)5、描述你對(duì)集成電路設(shè)計(jì)流程的認(rèn)識(shí)。(仕蘭微面試題目)6、簡(jiǎn)述FPGA等可編程邏輯器件設(shè)計(jì)流程。(仕蘭微面試題目)7、IC設(shè)計(jì)前端到后端的流程和eda工具。(未知)8、從RTLsynthesis到tapeout之間的設(shè)計(jì)flow,并列出其中各步使用的tool.(未知)9、Asic的designflow。(威盛VIA2003.11.06上海筆試試題)10、寫(xiě)出asic前期設(shè)計(jì)的流程和相應(yīng)的工具。(威盛)11、集成電路前段設(shè)計(jì)流程,寫(xiě)出相關(guān)的工具。(揚(yáng)智電子筆試)先介紹下IC開(kāi)發(fā)流程:1.)代碼輸入(designinput)用vhdl或者是verilog語(yǔ)言來(lái)完成器件的功能描述,生成hdl代碼語(yǔ)言輸入工具:SUMMITVISUALHDLMENTORRENIOR圖形輸入:composer(cadence);viewlogic(viewdraw)2.)電路仿真(circuitsimulation)將vhd代碼進(jìn)行先前邏輯仿真,驗(yàn)證功能描述是否正確數(shù)字電路仿真工具:Verolog:CADENCEVerolig-XLSYNOPSYSVCSMENTORModle-simVHDL:CADENCENC-vhdlSYNOPSYSVSSMENTORModle-sim模擬電路仿真工具:***ANTIHSpicepspice,spectremicromicrowave:eesoft:hp3.)邏輯綜合(synthesistools)邏輯綜合工具可以將設(shè)計(jì)思想vhd代碼轉(zhuǎn)化成對(duì)應(yīng)一定工藝手段的門(mén)級(jí)電路;將初級(jí)仿真中所沒(méi)有考慮的門(mén)沿(gatesdelay)反標(biāo)到生成的門(mén)級(jí)網(wǎng)表中,返回電路仿真階段進(jìn)行再仿真。最終仿真結(jié)果生成的網(wǎng)表稱為物理網(wǎng)表。12、請(qǐng)簡(jiǎn)述一下設(shè)計(jì)后端的整個(gè)流程?(仕蘭微面試題目)13、是否接觸過(guò)自動(dòng)布局布線?請(qǐng)說(shuō)出一兩種工具軟件。自動(dòng)布局布線需要哪些基本元素?(仕蘭微面試題目)14、描述你對(duì)集成電路工藝的認(rèn)識(shí)。(仕蘭微面試題目)15、列舉幾種集成電路典型工藝。工藝上常提到0.25,0.18指的是什么?(仕蘭微面試題目)16、請(qǐng)描述一下國(guó)內(nèi)的工藝現(xiàn)狀。(仕蘭微面試題目)17、半導(dǎo)體工藝中,摻雜有哪幾種方式?(仕蘭微面試題目)18、描述CMOS電路中閂鎖效應(yīng)產(chǎn)生的過(guò)程及最后的結(jié)果?(仕蘭微面試題目)19、解釋latch-up現(xiàn)象和Antennaeffect和其預(yù)防措施.(未知)20、什么叫Latchup?(科廣試題)21、什么叫窄溝效應(yīng)?(科廣試題)22、什么是NMOS、PMOS、CMOS?什么是增強(qiáng)型、耗盡型?什么是PNP、NPN?他們有什么差別?(仕蘭微面試題目)23、硅柵COMS工藝中N阱中做的是P管還是N管,N阱的阱電位的連接有什么要求?(仕蘭微面試題目)24、畫(huà)出CMOS晶體管的CROSS-OVER圖(應(yīng)該是縱剖面圖),給出所有可能的傳輸特性和轉(zhuǎn)移特性。(Infineon筆試試題)25、以interver為例,寫(xiě)出N阱CMOS的process流程,并畫(huà)出剖面圖。(科廣試題)26、Pleaseexplainhowwedescribetheresistanceinsemiconductor.Comparetheresistanceofametal,polyanddiffusionintranditionalCMOSprocess.(威盛筆試題circuitdesign-beijing-03.11.09)27、說(shuō)明mos一半工作在什么區(qū)。(凹凸的題目和面試)28、畫(huà)p-bulk的nmos截面圖。(凹凸的題目和面試)29、寫(xiě)schematicnote(?),越多越好。(凹凸的題目和面試)30、寄生效應(yīng)在ic設(shè)計(jì)中怎樣加以克服和利用。(未知)31、太底層的MOS管物理特性感覺(jué)一般不大會(huì)作為筆試面試題,因?yàn)槿俏㈦娮游锢恚酵茖?dǎo)太羅索,除非面試出題的是個(gè)老學(xué)究。IC設(shè)計(jì)的話需要熟悉的軟件:Cadence,Synopsys,Avant,UNIX當(dāng)然也要大概會(huì)操作。32、unix命令cp-r,rm,uname。(揚(yáng)智電子筆試)____________________________________________________________單片機(jī)、MCU、計(jì)算機(jī)原理1、簡(jiǎn)單描述一個(gè)單片機(jī)系統(tǒng)的主要組成模塊,并說(shuō)明各模塊之間的數(shù)據(jù)流流向和控制流流向。簡(jiǎn)述單片機(jī)應(yīng)用系統(tǒng)的設(shè)計(jì)原則。(仕蘭微面試題目)2、畫(huà)出8031與2716(2K*8ROM)的連線圖,要求采用三-八譯碼器,8031的P2.5,P2.4和P2.3參加譯碼,基本地址范圍為3000H-3FFFH。該2716有沒(méi)有重疊地址?根據(jù)是什么?若有,則寫(xiě)出每片2716的重疊地址范圍。(仕蘭微面試題目)3、用8051設(shè)計(jì)一個(gè)帶一個(gè)8*16鍵盤(pán)加驅(qū)動(dòng)八個(gè)數(shù)碼管(共陽(yáng))的原理圖。(仕蘭微面試題目)4、PCI總線的含義是什么?PCI總線的主要特點(diǎn)是什么?(仕蘭微面試題目)5、中斷的概念?簡(jiǎn)述中斷的過(guò)程。(仕蘭微面試題目)6、如單片機(jī)中斷幾個(gè)/類(lèi)型,編中斷程序注意什么問(wèn)題;(未知)7、要用一個(gè)開(kāi)環(huán)脈沖調(diào)速系統(tǒng)來(lái)控制直流電動(dòng)機(jī)的轉(zhuǎn)速,程序由8051完成。簡(jiǎn)單原理如下:由P3.4輸出脈沖的占空比來(lái)控制轉(zhuǎn)速,占空比越大,轉(zhuǎn)速越快;而占空比由K7-K0八個(gè)開(kāi)關(guān)來(lái)設(shè)置,直接與P1口相連(開(kāi)關(guān)撥到下方時(shí)為"0",撥到上方時(shí)為"1",組成一個(gè)八位二進(jìn)制數(shù)N),要求占空比為N/256。(仕蘭微面試題目)下面程序用計(jì)數(shù)法來(lái)實(shí)現(xiàn)這一功能,請(qǐng)將空余部分添完整。MOVP1,#0FFHLOOP1:MOVR4,#0FFH--------MOVR3,#00HLOOP2:MOVA,P1--------SUBBA,R3JNZSKP1--------SKP1:MOVC,70HMOVP3.4,CACALLDELAY:此延時(shí)子程序略----------------AJMPLOOP18、單片機(jī)上電后沒(méi)有運(yùn)轉(zhuǎn),首先要檢查什么?(東信筆試題)9、WhatisPCChipset?(揚(yáng)智電子筆試)芯片組(Chipset)是主板的核心組成部分,按照在主板上的排列位置的不同,通常分為北橋芯片和南橋芯片。北橋芯片提供對(duì)CPU的類(lèi)型和主頻、內(nèi)存的類(lèi)型和最大容量ISA/PCI/AGP插槽、ECC糾錯(cuò)等支持。南橋芯片則提供對(duì)KBC(鍵盤(pán)控制器)、RTC(實(shí)時(shí)時(shí)鐘控制器)、USB(通用串行總線)、UltraDMA/33(66)EIDE數(shù)據(jù)傳輸方式和ACPI(高級(jí)能源管理)等的支持。其中北橋芯片起著主導(dǎo)性的作用,也稱為主橋(HostBridge)。除了最通用的南北橋結(jié)構(gòu)外,目前芯片組正向更高級(jí)的加速集線架構(gòu)發(fā)展,Intel的8xx系列芯片組就是這類(lèi)芯片組的代表,它將一些子系統(tǒng)如IDE接口、音效、MODEM和USB直接接入主芯片,能夠提供比PCI總線寬一倍的帶寬,達(dá)到了266MB/s。10、如果簡(jiǎn)歷上還說(shuō)做過(guò)cpu之類(lèi),就會(huì)問(wèn)到諸如cpu如何工作,流水線之類(lèi)的問(wèn)題。(未知)11、計(jì)算機(jī)的基本組成部分及其各自的作用。(東信筆試題)12、請(qǐng)畫(huà)出微機(jī)接口電路中,典型的輸入設(shè)備與微機(jī)接口邏輯示意圖(數(shù)據(jù)接口、控制接口、所存器/緩沖器)。(漢王筆試)13、cache的主要部分什么的。(威盛VIA2003.11.06上海筆試試題)14、同步異步傳輸?shù)牟町悾ㄎ粗?5、串行通信與同步通信異同,特點(diǎn),比較。(華為面試題)16、RS232c高電平脈沖對(duì)應(yīng)的TTL邏輯是?(負(fù)邏輯?)(華為面試題)____________________________________________________________信號(hào)與系統(tǒng)1、的話音頻率一般為300~3400HZ,若對(duì)其采樣且使信號(hào)不失真,其最小的采樣頻率應(yīng)為多大?若采用8KHZ的采樣頻率,并采用8bit的PCM編碼,則存儲(chǔ)一秒鐘的信號(hào)數(shù)據(jù)量有多大?(仕蘭微面試題目)2、什么耐奎斯特定律,怎么由模擬信號(hào)轉(zhuǎn)為數(shù)字信號(hào)。(華為面試題)3、如果模擬信號(hào)的帶寬為5khz,要用8K的采樣率,怎么辦?lucent)兩路?4、信號(hào)與系統(tǒng):在時(shí)域與頻域關(guān)系。(華為面試題)5、給出時(shí)域信號(hào),求其直流分量。(未知)6、給出一時(shí)域信號(hào),要求(1)寫(xiě)出頻率分量,(2)寫(xiě)出其傅立葉變換級(jí)數(shù);(3)當(dāng)波形經(jīng)過(guò)低通濾波器濾掉高次諧波而只保留一次諧波時(shí),畫(huà)出濾波后的輸出波形。(未知)7、sketch連續(xù)正弦信號(hào)和連續(xù)矩形波(都有圖)的傅立葉變換。(Infineon筆試試題)8、拉氏變換和傅立葉變換的表達(dá)式及聯(lián)系。(新太硬件面題)____________________________________________________________DSP、嵌入式、軟件等1、請(qǐng)用方框圖描述一個(gè)你熟悉的實(shí)用數(shù)字信號(hào)處理系統(tǒng),并做簡(jiǎn)要的分析;如果沒(méi)有,也可以自己設(shè)計(jì)一個(gè)簡(jiǎn)單的數(shù)字信號(hào)處理系統(tǒng),并描述其功能及用途。(仕蘭微面試題目)2、數(shù)字濾波器的分類(lèi)和結(jié)構(gòu)特點(diǎn)。(仕蘭微面試題目)3、IIR,F(xiàn)IR濾波器的異同。(新太硬件面題)4、拉氏變換與Z變換公式等類(lèi)似東西,隨便翻翻書(shū)把如.h(n)=-a*h(n-1)+b*δ(n)a.求h(n)的z變換;b.問(wèn)該系統(tǒng)是否為穩(wěn)定系統(tǒng);c.寫(xiě)出FIR數(shù)字濾波器的差分方程;(未知)5、DSP和通用處理器在結(jié)構(gòu)上有什么不同,請(qǐng)簡(jiǎn)要畫(huà)出你熟悉的一種DSP結(jié)構(gòu)圖。(信威dsp軟件面試題)6、說(shuō)說(shuō)定點(diǎn)DSP和浮點(diǎn)DSP的定義(或者說(shuō)出他們的區(qū)別)(信威dsp軟件面試題)7、說(shuō)說(shuō)你對(duì)循環(huán)尋址和位反序?qū)ぶ返睦斫?(信威dsp軟件面試題)8、請(qǐng)寫(xiě)出【-8,7】的二進(jìn)制補(bǔ)碼,和二進(jìn)制偏置碼。用Q15表示出0.5和-0.5.(信威dsp軟件面試題)9、DSP的結(jié)構(gòu)(哈佛結(jié)構(gòu));(未知)10、嵌入式處理器類(lèi)型(如ARM),操作系統(tǒng)種類(lèi)(Vxworks,ucos,winCE,linux),操作系統(tǒng)方面偏CS方向了,在CS篇里面講了;(未知)11、有一個(gè)LDO芯片將用于對(duì)手機(jī)供電,需要你對(duì)他進(jìn)行評(píng)估,你將如何設(shè)計(jì)你的測(cè)試項(xiàng)目?12、某程序在一個(gè)嵌入式系統(tǒng)(200MCPU,50MSDRAM)中已經(jīng)最優(yōu)化了,換到零一個(gè)系統(tǒng)(300MCPU,50MSDRAM)中是否還需要優(yōu)化?(Intel)13、請(qǐng)簡(jiǎn)要描述HUFFMAN編碼的基本原理及其基本的實(shí)現(xiàn)方法。(仕蘭微面試題目)14、說(shuō)出OSI七層網(wǎng)絡(luò)協(xié)議中的四層(任意四層)。(仕蘭微面試題目)15、A)(仕蘭微面試題目)#includevoidtestf(int*p){*p+=1;}main(){int*n,m[2];n=m;m[0]=1;m[1]=8;testf(n);printf("Datavalueis%d",*n);}------------------------------B)#includevoidtestf(int**p){*p+=1;}main(){int*n,m[2];n=m;m[0]=1;m[1]=8;testf(&n);printf(Datavalueis%d",*n);}下面的結(jié)果是程序A還是程序B的?Datavalueis8那么另一段程序的結(jié)果是什么?16、那種排序方法最快?(華為面試題)17、寫(xiě)出兩個(gè)排序算法,問(wèn)哪個(gè)好?(威盛)18、編一個(gè)簡(jiǎn)單的求n!的程序。(Infineon筆試試題)19、用一種編程語(yǔ)言寫(xiě)n!的算法。(威盛VIA2003.11.06上海筆試試題)20、用C語(yǔ)言寫(xiě)一個(gè)遞歸算法求N?。唬ㄈA為面試題)21、給一個(gè)C的函數(shù),關(guān)于字符串和數(shù)組,找出錯(cuò)誤;(華為面試題)22、防火墻是怎么實(shí)現(xiàn)的?(華為面試題)23、你對(duì)哪方面編程熟悉?(華為面試題)24、冒泡排序的原理。(新太硬件面題)25、操作系統(tǒng)的功能。(新太硬件面題)26、學(xué)過(guò)的計(jì)算機(jī)語(yǔ)言及開(kāi)發(fā)的系統(tǒng)。(新太硬件面題)27、一個(gè)農(nóng)夫發(fā)現(xiàn)圍成正方形的圍欄比長(zhǎng)方形的節(jié)省4個(gè)木樁但是面積一樣.羊的數(shù)目和正方形圍欄的樁子的個(gè)數(shù)一樣但是小于36,問(wèn)有多少羊?(威盛)28、C語(yǔ)言實(shí)現(xiàn)統(tǒng)計(jì)某個(gè)cell在某.v文件調(diào)用的次數(shù)(這個(gè)題目真bt)(威盛VIA2003.11.06上海筆試試題)29、用C語(yǔ)言寫(xiě)一段控制手機(jī)中馬達(dá)振子的驅(qū)動(dòng)程序。(威勝)30、用perl或TCL/Tk實(shí)現(xiàn)一段字符串識(shí)別和比較的程序。(未知)31、給出一個(gè)堆棧的結(jié)構(gòu),求中斷后顯示結(jié)果,主要是考堆棧壓入返回地址存放在低端地址還是高端。(未知)32、一些DOS命令,如顯示文件,拷貝,刪除。(未知)33、設(shè)計(jì)一個(gè)類(lèi),使得該類(lèi)任何形式的派生類(lèi)無(wú)論怎么定義和實(shí)現(xiàn),都無(wú)法產(chǎn)生任何對(duì)象實(shí)例。(IBM)34、Whatispre-emption?(Intel)35、Whatisthestateofaprocessifaresourceisnotavailable?(Intel)36、三個(gè)floata,b,c;問(wèn)值(a+b)+c==(b+a)+c,(a+b)+c==(a+c)+b。(Intel)37、把一個(gè)鏈表反向填空。(lucent)38、x^4+a*x^3+x^2+c*x+d最少需要做幾次乘法?(Dephi)____________________________________________________________主觀題1、你認(rèn)為你從事研發(fā)工作有哪些特點(diǎn)?(仕蘭微面試題目)2、說(shuō)出你的最大弱點(diǎn)及改進(jìn)方法。(威盛VIA2003.11.06上海筆試試題)3、說(shuō)出你的理想。說(shuō)出你想達(dá)到的目標(biāo)。題目是英文出的,要用英文回答。(威盛VIA2003.11.06上海筆試試題)4、我們將研發(fā)人員分為若干研究方向,對(duì)協(xié)議和算法理解(主要應(yīng)用在網(wǎng)絡(luò)通信、圖象語(yǔ)音壓縮方面)、電子系統(tǒng)方案的研究、用MCU、DSP編程實(shí)現(xiàn)電路功能、用ASIC設(shè)計(jì)技術(shù)設(shè)計(jì)電路(包括MCU、DSP本身)、電路功能模塊設(shè)計(jì)(包括模擬電路和數(shù)字電路)、集成電路后端設(shè)計(jì)(主要是指綜合及自動(dòng)布局布線技術(shù))、集成電路設(shè)計(jì)與工藝接口的研究.你希望從事哪方面的研究?(可以選擇多個(gè)方向。另外,已經(jīng)從事過(guò)相關(guān)研發(fā)的人員可以詳細(xì)描述你的研發(fā)經(jīng)歷)。(仕蘭微面試題目)5、請(qǐng)談?wù)剬?duì)一個(gè)系統(tǒng)設(shè)計(jì)的總體思路。針對(duì)這個(gè)思路,你覺(jué)得應(yīng)該具備哪些方面的知識(shí)?(仕蘭微面試題目)6、設(shè)想你將設(shè)計(jì)完成一個(gè)電子電路方案。請(qǐng)簡(jiǎn)述用EDA軟件(如PROTEL)進(jìn)行設(shè)計(jì)(包括原理圖和PCB圖)到調(diào)試出樣機(jī)的整個(gè)過(guò)程。在各環(huán)節(jié)應(yīng)注意哪些問(wèn)題?電源的穩(wěn)定,電容的選取,以及布局的大小。(漢王筆試)共同的注意點(diǎn)各大公司電子類(lèi)招聘題目精選1.一般情況下,面試官主要根據(jù)你的簡(jiǎn)歷提問(wèn),所以一定要對(duì)自己負(fù)責(zé),把簡(jiǎn)歷上的東西搞明白;2.個(gè)別招聘針對(duì)性特別強(qiáng),就招目前他們確的方向的人,這種情況下,就要投其所好,盡量介紹其所關(guān)心的東西。3.其實(shí)技術(shù)面試并不難,但是由于很多東西都忘掉了,才覺(jué)得有些難。所以最好在面試前把該看的書(shū)看看。4.雖然說(shuō)技術(shù)面試是實(shí)力的較量與體現(xiàn),但是不可否認(rèn),由于不用面試官/公司所專(zhuān)領(lǐng)域及愛(ài)好不同,也有面試也有很大的偶然性,需要冷靜對(duì)待。不能因?yàn)楸痪埽头裾J(rèn)自己或責(zé)罵公司。5.面試時(shí)要takeiteasy,對(duì)越是自己鐘情的公司越要這樣。模擬電路1、基爾霍夫定理的內(nèi)容是什么?基爾霍夫定律包括電流定律和電壓定律電流定律:在集總電路中,任何時(shí)刻,對(duì)任一節(jié)點(diǎn),所有流出節(jié)點(diǎn)的支路電流的代數(shù)和恒等于零。電壓定律:在集總電路中,任何時(shí)刻,沿任一回路,所有支路電壓的代數(shù)和恒等于零。2、描述反饋電路的概念,列舉他們的應(yīng)用。反饋,就是在電子系統(tǒng)中,把輸出回路中的電量輸入到輸入回路中去。反饋的類(lèi)型有:電壓串聯(lián)負(fù)反饋、電流串聯(lián)負(fù)反饋、電壓并聯(lián)負(fù)反饋、電流并聯(lián)負(fù)反饋。負(fù)反饋的優(yōu)點(diǎn):降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非線性失真,有效地?cái)U(kuò)展放大器的通頻帶,自動(dòng)調(diào)節(jié)作用。電壓負(fù)反饋的特點(diǎn):電路的輸出電壓趨向于維持恒定。電流負(fù)反饋的特點(diǎn):電路的輸出電流趨向于維持恒定。3、有源濾波器和無(wú)源濾波器的區(qū)別無(wú)源濾波器:這種電路主要有無(wú)源元件R、L和C組成有源濾波器:集成運(yùn)放和R、C組成,具有不用電感、體積小、重量輕等優(yōu)點(diǎn)。集成運(yùn)放的開(kāi)環(huán)電壓增益和輸入阻抗均很高,輸出電阻小,構(gòu)成有源濾波電路后還具有一定的電壓放大和緩沖作用。但集成運(yùn)放帶寬有限,所以目前的有源濾波電路的工作頻率難以做得很高。數(shù)字電路1、同步電路和異步電路的區(qū)別是什么?同步電路:存儲(chǔ)電路中所有觸發(fā)器的時(shí)鐘輸入端都接同一個(gè)時(shí)鐘脈沖源,因而所有觸發(fā)器的狀態(tài)的變化都與所加的時(shí)鐘脈沖信號(hào)同步。異步電路:電路沒(méi)有統(tǒng)一的時(shí)鐘,有些觸發(fā)器的時(shí)鐘輸入端與時(shí)鐘脈沖源相連,這有這些觸發(fā)器的狀態(tài)變化與時(shí)鐘脈沖同步,而其他的觸發(fā)器的狀態(tài)變化不與時(shí)鐘脈沖同步。2、什么是"線與"邏輯,要實(shí)現(xiàn)它,在硬件特性上有什么具體要求?將兩個(gè)門(mén)電路的輸出端并聯(lián)以實(shí)現(xiàn)與邏輯的功能成為線與。在硬件上,要用OC門(mén)來(lái)實(shí)現(xiàn),同時(shí)在輸出端口加一個(gè)上拉電阻。由于不用OC門(mén)可能使灌電流過(guò)大,而燒壞邏輯門(mén)。3、解釋setup和holdtimeviolation,畫(huà)圖說(shuō)明,并說(shuō)明解決辦法。(威盛VIA2003.11.06上海筆試試題)Setup/holdtime是測(cè)試芯片對(duì)輸入信號(hào)和時(shí)鐘信號(hào)之間的時(shí)間要求。建立時(shí)間是指觸發(fā)器的時(shí)鐘信號(hào)上升沿到來(lái)以前,數(shù)據(jù)穩(wěn)定不變的時(shí)間。輸入信號(hào)應(yīng)提前時(shí)鐘上升沿(如上升沿有效)T時(shí)間到達(dá)芯片,這個(gè)T就是建立時(shí)間-Setuptime.如不滿足setuptime,這個(gè)數(shù)據(jù)就不能被這一時(shí)鐘打入觸發(fā)器,只有在下一個(gè)時(shí)鐘上升沿,數(shù)據(jù)才能被打入觸發(fā)器。保持時(shí)間是指觸發(fā)器的時(shí)鐘信號(hào)上升沿到來(lái)以后,數(shù)據(jù)穩(wěn)定不變的時(shí)間。如果holdtime不夠,數(shù)據(jù)同樣不能被打入觸發(fā)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 二零二五年度飛機(jī)租賃與飛行員培訓(xùn)服務(wù)合同3篇
- 2025屆江蘇蘇州市四校高三12月聯(lián)考語(yǔ)文試題(學(xué)生版)
- 兒童身體協(xié)調(diào)性訓(xùn)練考核試卷
- 公路客運(yùn)服務(wù)投訴處理與改進(jìn)考核試卷
- 2025版木屋建筑工程質(zhì)量保修合同示范文本4篇
- 2025版學(xué)校小賣(mài)部環(huán)保購(gòu)物袋定制與銷(xiāo)售合同2篇
- 2025年分期美食體驗(yàn)券購(gòu)買(mǎi)合同
- 2025年養(yǎng)老保險(xiǎn)擔(dān)保合同
- 2025年嬰童用品贈(zèng)與合同
- 2025年倉(cāng)庫(kù)貨物清點(diǎn)協(xié)議
- 中央2025年國(guó)務(wù)院發(fā)展研究中心有關(guān)直屬事業(yè)單位招聘19人筆試歷年參考題庫(kù)附帶答案詳解
- 2024年09月北京中信銀行北京分行社會(huì)招考(917)筆試歷年參考題庫(kù)附帶答案詳解
- 外呼合作協(xié)議
- 小學(xué)二年級(jí)100以內(nèi)進(jìn)退位加減法800道題
- 保險(xiǎn)公司2025年工作總結(jié)與2025年工作計(jì)劃
- 2024年公司領(lǐng)導(dǎo)在新年動(dòng)員會(huì)上的講話樣本(3篇)
- 眼科護(hù)理進(jìn)修專(zhuān)題匯報(bào)
- GB/T 33629-2024風(fēng)能發(fā)電系統(tǒng)雷電防護(hù)
- 深靜脈血栓(DVT)課件
- 2023年四川省廣元市中考數(shù)學(xué)試卷
- GB/T 19885-2005聲學(xué)隔聲間的隔聲性能測(cè)定實(shí)驗(yàn)室和現(xiàn)場(chǎng)測(cè)量
評(píng)論
0/150
提交評(píng)論