用狀態(tài)機實現(xiàn)序列檢測器實驗報告_第1頁
用狀態(tài)機實現(xiàn)序列檢測器實驗報告_第2頁
用狀態(tài)機實現(xiàn)序列檢測器實驗報告_第3頁
用狀態(tài)機實現(xiàn)序列檢測器實驗報告_第4頁
用狀態(tài)機實現(xiàn)序列檢測器實驗報告_第5頁
已閱讀5頁,還剩5頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、.實驗報告用狀態(tài)機實現(xiàn)序列檢測器實驗1、 實驗目的1. 用Verilog HDL描述有限狀態(tài)機電路。2. IPCORE的概念與設計。2、 實驗內(nèi)容1.應用有限狀態(tài)機的設計思路,檢測從FPGA片上ROM讀出的串行數(shù)據(jù)是否是特定的數(shù)據(jù)。2.每個人需要檢測的數(shù)據(jù)是所用的電腦編號+200后轉換的8位二進制數(shù)。3、 實驗要求1.擬用按鍵、撥動開關實現(xiàn)系統(tǒng)的時鐘,復位信號的輸入。2.一個7段數(shù)碼顯示譯碼器作為檢測結果的輸出顯示,如果串行序列為”100101”,顯示A,否則顯示b(系統(tǒng)需要設計一個7段數(shù)碼顯示譯碼器模塊)仍使用消抖模塊,對由按鍵輸入的時鐘進行消抖處理。3.讀取的串行數(shù)據(jù)為rom中固化的一個寬

2、度為1bit,深度為16bits的數(shù)據(jù)。4、 設計思路軟件的設計框圖如下,該實驗可以分為幾個模塊,rom數(shù)據(jù)讀出模塊,串行檢測模塊,數(shù)碼管顯示模塊,頂層模塊。輸入的clk為按鍵消抖后輸出的數(shù)據(jù),按下一次檢測一次,在時鐘的上升沿讀出數(shù)據(jù),時鐘的下降沿檢測數(shù)據(jù),串行模塊輸出的4bits的數(shù)據(jù),直接送給數(shù)碼管譯碼模塊,譯碼輸出。5、 設計原理1.ROM IP核的生成首先在ISE自己的工程中新建一個塊內(nèi)存,Block Memory Generator,配置深度為16,寬度為1bit,選擇生成的類型為單端ROM,然后選擇一個已經(jīng)編寫好的memory初始化文件。 Memory初始化文件,編寫coe文件:這

3、里我要寫入的是226,所以二進制是11100010,寫入的內(nèi)容如下,:memory_initialization_radix=10;memory_initialization_vector=1 1 1 0 0 0 1 1 1 0 1 0 1 0 1 0;保存并選擇載入。2. 讀取rom中的數(shù)據(jù)根據(jù)時鐘上升沿讀取數(shù)據(jù),所以可以寫出rom讀的代碼,代碼如下:module read_rom(clk,da,rst); input clk; input rst; output da; reg3:0 counter; always(posedge clk or posedge rst) begin if(

4、rst) counter<=1'b0;else counter<=counter+1'b1;enddata_rom u1( .clka(clk), / input clka .addra(counter), / input 3 : 0 addra .douta(da) / output 0 : 0 douta);編寫仿真激勵文件,得到如下波形,分析可以知道,時鐘上升沿數(shù)據(jù)被讀取,讀取的數(shù)據(jù)與我們在配置文件中寫入的相同。3. 串行檢測本人的編號為226,轉換為二進制數(shù)為11100010,根據(jù)二進制數(shù),畫出狀態(tài)轉移圖,狀態(tài)轉移圖如下:根據(jù)狀態(tài)轉移圖,編寫verilog代

5、碼,代碼如下:/檢測:11100011module ser_read( input clk, input r_bit, input rst, output reg out_flag ); reg3:0 status; always(negedge clk,posedge rst)begin if(rst=1)begin status<=4'b0; out_flag<=1'b0; end else begin case(status) 4'd0:begin if(r_bit) status<=4'd1; out_flag<=1'b0

6、; end 4'd1: if(r_bit) status<=4'd2; else status<=4'd0; 4'd2: if(r_bit) status<=4'd3; else status<=4'd0; 4'd3: if(!r_bit) status<=4'd4; 4'd4: if(!r_bit) status<=4'd5;/11100 else status<=4'd0; 4'd5: if(!r_bit) status<=4'd6;/11

7、1000 else status<=4'd0;/111001 4'd6: if(r_bit) status<=4'd7;/1110001 else status<=4'd0;/1110000 4'd7: if(r_bit)begin status<=4'd0;/11100011 out_flag<=1'b0; end else begin status<=4'd0;/11100010 out_flag<=1'b1; end endcase end endEndmodule編寫仿真激

8、勵文件,得到如下波形,因為rom數(shù)據(jù)是上升沿讀取,所以串行檢測是在下降沿完成的,通過波形可以看出,當檢測到11100010是,out_flag輸出為高,反之輸出為低,滿足要求。4. 數(shù)碼管顯示數(shù)碼管顯示代碼如下:(靜態(tài)數(shù)碼管)module decled(ledin,ledout);input ledin;output6:0ledout;reg6:0ledout;always(ledin)begin case(ledin) 1'b1: ledout<=7'b1110111;/b 1'b0: ledout<=7'b0011111;/a default:

9、ledout<=7'b0011111;endcaseendendmodule5. 頂層設計頂層設計,按照之前的原理框圖進行連接,連接完成后的代碼如下:module top(clk_50m,reset,data,clk_key); input clk_50m,reset,clk_key; output 6:0data; wire Pin_Out; wire flag_out;debounce_module uut1 (.CLK(clk_50m), .RSTn(reset), .Pin_In(clk_key), .Pin_Out(Pin_Out);/消抖decled uut2 (.l

10、edin(flag_out), .ledout(data);/數(shù)碼管顯示read_rom uut3 (.clk(Pin_Out), .da(da),.rst(reset);/數(shù)據(jù)讀取schk uut4 (.r_bit(da), .clk(Pin_Out), .rst(reset), .out_flag(flag_out);/檢測endmodule編寫仿真激勵文件,得到如下波形,可以看到當,按鍵按下8次后,數(shù)碼管輸出a,當數(shù)碼管又按下16次后,數(shù)碼管輸出b,滿足要求。6. 引腳鎖定1.選擇一個撥動開關為復位信號輸入。2.選擇一個按鍵作為時鐘輸入。3.50MHZ板上時鐘為消抖計時時鐘,引腳鎖定是V

11、10。引腳鎖定代碼如下:NET "clk_key" LOC = "G9" | CLOCK_DEDICATED_ROUTE = FALSE ;NET "clk_50m" LOC = V10;NET "reset" LOC = D14;NET "data6" LOC = U5;NET "data5" LOC = V5;NET "data4" LOC = R5;NET "data3" LOC = T5;NET "data2"

12、; LOC = U8;NET "data1" LOC = V8;NET "data0" LOC = N6;6、 思考題1、 什么是IPCORE?本次設計中ROM模塊是如何進行設計輸入的?IP(Intellectual Property)在嵌入式FPGA設計中,指的是某些設計好的模塊,分為軟件模塊和硬件模塊。這些模塊,一般都是已經(jīng)測試好,所有功能完善的,由一些用戶自己設計的。有些模塊是免費的,也有收費的模塊。所有用戶都可以將這些IP核(IP Core)導入到自己的工程中,同樣,所有用戶也都可以定制自己的IP核。本次設計中的rom的輸入是通過.coe文件在配

13、置ip核的使用進行指定的,編寫規(guī)則按照xilinx官方給出的文檔進行定義。2、說明狀態(tài)機代碼表達的是什么類型的狀態(tài)機,它的優(yōu)點是什么?詳述其功能和對序列數(shù)檢測的邏輯過程;由于狀態(tài)機輸出與輸入有關,所以該狀態(tài)機為Mealy狀態(tài)機。狀態(tài)機在系統(tǒng)時鐘的控制下,電路按照預先設定的狀態(tài)運行,有良好的同步時序,較好的解決了競爭冒險和毛刺現(xiàn)象。狀態(tài)的的結構使其在一個時鐘周期內(nèi)可以完成許多并行的運算和控制操作,與Moore有限狀態(tài)機不同,Mealy有限狀態(tài)機的輸出不單與當前狀態(tài)有關,而且與輸入信號的當前值有關,Mealy有限狀態(tài)機的輸出直接受輸入信號的當前值影響,而輸入信號可能在一個時鐘周期內(nèi)任意時刻變化,這

14、使得Mealy有限狀態(tài)機對輸入的響應發(fā)生在當前時鐘周期,比Moore有限狀態(tài)機對輸入信號的響應要早一個周期。 7、 實驗體會通過用狀態(tài)機實現(xiàn)序列檢測器的設計實驗,初步熟悉和掌握了IPCORE的使用。同時運用狀態(tài)機實現(xiàn)序列檢測器的設計,進一步掌握了課堂上所學到的知識,但同時充分的感覺到了自己的不足之處,今后一定要加強自己弱勢方面的學習,用心學好EDA教科書上的知識,并抽時間在課外進行深入地學習,相信下次試驗情況會有很大程度的改觀。附錄頂層模塊激勵文件如下:module test_top;/ Inputsreg clk_50m;reg reset;reg clk_key;/ Outputswire 6:0 data;/ Instantiate the Unit Under Test (UUT)top uut (.clk_50m(clk_50m), .reset(reset), .data(data), .clk_key(clk_key);init

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論