高精度數(shù)模轉(zhuǎn)換實現(xiàn)的技巧_第1頁
高精度數(shù)模轉(zhuǎn)換實現(xiàn)的技巧_第2頁
高精度數(shù)模轉(zhuǎn)換實現(xiàn)的技巧_第3頁
高精度數(shù)模轉(zhuǎn)換實現(xiàn)的技巧_第4頁
高精度數(shù)模轉(zhuǎn)換實現(xiàn)的技巧_第5頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、高精度數(shù)模轉(zhuǎn)換實現(xiàn)的技巧電路功能與優(yōu)勢本電路利用電壓輸出DACAD5542、基準電壓源ADR421BRZ以及用作基準電壓緩沖的自穩(wěn)零運算放大器AD8628,可實現(xiàn)精密數(shù)據(jù)轉(zhuǎn)換。AD8628基準電壓緩沖可提供以前只有昂貴的自穩(wěn)零或斬波穩(wěn)定放大器才具有的特性優(yōu)勢。這些零漂移放大器采用ADI公司的電路拓撲結(jié)構(gòu),將低成本與高精度、低噪聲特性融于一體。無需外部電容,而且與大多數(shù)斬波穩(wěn)定放大器相關(guān)的數(shù)字開關(guān)噪聲大大降低,因此這種放大器是基準電壓緩沖的最佳選擇。本電路可實現(xiàn)精密、低功耗、電壓輸出數(shù)模轉(zhuǎn)換。AD5542有兩種工作模式:緩沖模式和非緩沖模式。何種工作模式最佳由具體應(yīng)用及其建立時間、輸入阻抗、噪聲

2、等要求而定??梢愿鶕?jù)直流精度或快速建立時間要求來選擇輸出緩沖放大器。如果要求DAC驅(qū)動60k以下的負載,則需要輸出緩沖。DAC的輸出阻抗恒定,且與數(shù)字碼無關(guān),但為了將增益誤差降至最小,輸出放大器的輸入阻抗應(yīng)盡可能高。輸出放大器還應(yīng)具有1MHz或更高的3dB帶寬。輸出放大器給系統(tǒng)增加了另一個時間常數(shù),因此會延長最終輸出的建立時間。放大器的3dB帶寬越高,則DAC與放大器組合的有效建立時間越快。電路中的所有器件均可采用+5V單電源供電?;鶞孰妷涸碅DR421的輸入電壓范圍為4.5V至18V。電路描述本電路采用電壓輸出DACAD5542,提供16位、高精度性能。AD5541其中D為載入DAC寄存器的

3、十進制數(shù)字字,N為DAC的分辨率。對于2.5V基準電壓,上述公式可簡化為下式:因此,中間電平碼對應(yīng)的VOUT為1.25V,滿量程碼對應(yīng)的VOUT為2.5V。LSB大小為2.5V/65,536=38.1V。有一個普遍的誤解認為自穩(wěn)零放大器不可靠,因為內(nèi)部開關(guān)動作會導(dǎo)致交調(diào)項,并使不需要的諧波未經(jīng)濾除便進入到輸出。以前的自穩(wěn)零放大器采用自穩(wěn)零或斬波穩(wěn)定技術(shù),傳統(tǒng)的自穩(wěn)零技術(shù)使自穩(wěn)零頻率時的噪聲能量較低,但由于自穩(wěn)零頻帶中混疊寬帶噪聲,因此會造成低頻噪聲較高。斬波技術(shù)使低頻噪聲較低,但斬波頻率時的噪聲能量較大。AD8628系列采用已獲專利的乒乓式配置,同時使用自穩(wěn)零和斬波技術(shù),可在斬波和自穩(wěn)零頻率獲

4、得較低的低頻噪聲以及較低的能量,從而使大部分應(yīng)用的信噪比達到最高,且不需要額外濾波。內(nèi)部斬波頻率相對較高(15kHz),因此在儀器儀表和過程控制應(yīng)用中,可簡化對濾波器的有效、無噪聲、寬帶寬要求。測量結(jié)果顯示:在高精度、高性能系統(tǒng)中將AD8628用作基準電壓緩沖,可以實現(xiàn)高精度、低噪聲以及最低高頻交調(diào)失真(折合到輸出端)性能。積分非線性(INL)誤差指實際DAC傳遞函數(shù)與理想傳遞函數(shù)的偏差,用LSB表示。差分非線性(DNL)誤差指實際步進大小與1LSB的理想值之間的差異。圖1所示電路在16位分辨率時的INL誤差為±1LSB,DNL誤差為±1LSB。圖2和圖3顯示了該電路的IN

5、L和DNL性能。圖2:積分非線性誤差與輸入碼的關(guān)系圖3:差分非線性誤差與輸入碼的關(guān)系測得的失調(diào)誤差和增益誤差分別為10V和170V。±5LSB的增益誤差和±1LSB的零碼誤差均在38V額定誤差范圍(2.5V基準電壓、環(huán)境溫度)內(nèi)。圖4顯示該電路的0.1Hz至10Hz噪聲圖。DAC的輸出VOUT與0.1Hz至10Hz帶寬濾波器的輸入端相連,濾波器之后接一個放大器,其增益為10,000。用一個示波器捕捉電壓噪聲,觀察到非常低的峰峰值電壓57mV(相對于DAC輸出為5.7V)。圖4:0.1Hz至10Hz輸出噪聲圖;滿量程碼載入DAC(1/f噪聲=57mV/10,000=5.7V)

6、圖5顯示利用頻譜分析儀得到的DAC輸出,掃頻范圍為100Hz至100kHz。沒有觀察到明顯的交調(diào)失真(IMD)項,表明將AD8628等自穩(wěn)零放大器用作基準電壓緩沖是極佳選擇。在任何注重精度的電路中,精心考慮電源和電路板上的接地回路布局有助于達成目標。包含該電路的印刷電路板(PCB)應(yīng)具有單獨的模擬和數(shù)字部分。如果該電路所在系統(tǒng)中有其它器件要求AGND至DGND連接,則只能在一個點上進行連接。該接地點應(yīng)盡可能靠近AD5542。AD5542的電源應(yīng)使用10F和0.1F電容進行旁路。這些電容應(yīng)盡可能靠近該器件,0.1F電容最好正對著該器件。10F電容為鉭珠型電容。0.1F電容必須具有低有效串聯(lián)電阻(

7、ESR)和低有效串聯(lián)電感(ESL),普通陶瓷型電容通常具有這些特性。針對內(nèi)部邏輯開關(guān)引起的瞬態(tài)電流所導(dǎo)致的高頻,該0.1F電容可提供低阻抗接地路徑。電源走線應(yīng)盡可能寬,以提供低阻抗路徑,并減小電源線路上的突波效應(yīng)。時鐘和其它快速開關(guān)數(shù)字信號應(yīng)通過數(shù)字地屏蔽起來,使之不受電路板的其它器件影響。本電路必須構(gòu)建在具有較大面積接地層的多層電路板上。為實現(xiàn)最佳性能,必須采用適當?shù)牟季?、接地和去耦技術(shù)(請參考教程MT-031“實現(xiàn)數(shù)據(jù)轉(zhuǎn)換器的接地并解開AGND和DGND的迷團”,以及教程MT-101“去耦技術(shù)”)。常見變化AD8538是另一款適合在該電路中緩沖基準電壓的優(yōu)秀自穩(wěn)零運算放大器,它具有低失調(diào)電壓和超低偏置電流特性。2.5V輸出ADR421可以用ADR423或ADR434代替,二者均為低噪聲基準電壓源,與ADR421同屬一個基準電壓源系列,分別提供3V和4.096V輸出。超低噪聲基準電壓源ADR441和ADR431也是合適的替代器件,提供2.5V輸出。請注意,基準輸入電壓的大小受所選運算放大器的軌到軌輸出電壓能力限制。本電路沒有使用輸出緩沖,因為根據(jù)系統(tǒng)帶寬和應(yīng)用需要,輸出緩沖性

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論