主板上電過程PPT課件_第1頁
主板上電過程PPT課件_第2頁
主板上電過程PPT課件_第3頁
主板上電過程PPT課件_第4頁
主板上電過程PPT課件_第5頁
已閱讀5頁,還剩31頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、2021/3/91主板上電過程主板上電過程Willess zhang2021/3/92前言n電腦的開機只需要對著Power鍵輕輕一按即可.n可這一按具體是如何使電腦能開機工作的呢?它的整個過程是怎樣的?n以下分幾個部分做講解2021/3/93Contentn開機上電動作圖解n主板的電壓定義n主板的主要開機信號介紹n主板開機上電過程(波形和電路)2021/3/94PWRBTNSlp-s3(+)Pson#(-)+5v/-5v+3v+12v/-12v+5v+3vPower okNB_ RESETResetSBNBCPUPOWERSUPER I/OOR AS016Cpu rstIntel chipse

2、t power on sequencePwr okPower Sequence2021/3/95MB Power Sequence2021/3/96主板基本電壓POWERSpecification +12V11.4 12.6V -12V-10.8 13.2V +5V4.75 5.25V +3.3V3.14 3.47V +5VSB4.75 5.25V n主板基本電壓有5個,其他電壓都是由這5個基本電壓轉(zhuǎn)換而得. 2021/3/97主板基本電壓Item Global StatesSleepingStatesDetail description1G0S0電腦的正常工作狀態(tài)電腦的正常工作狀態(tài)-作業(yè)系統(tǒng)

3、和應(yīng)用程式都在執(zhí)行作業(yè)系統(tǒng)和應(yīng)用程式都在執(zhí)行2G1S1最耗電的睡眠模式最耗電的睡眠模式,所有原件均有保持電源,除了一些沒有被所有原件均有保持電源,除了一些沒有被使用的使用的device.S3Suspend to RAM,只有,只有memory是唯一有電源供給的原是唯一有電源供給的原件件 ,XP系統(tǒng)下叫做系統(tǒng)下叫做“待機待機(Standby)”, Vista叫做叫做“睡眠睡眠(Sleep)”.S4Suspend to HDD,在,在Windows中叫休眠中叫休眠(Hibernation ),所所有主記憶體儲器的內(nèi)容被儲存在硬碟中,從有主記憶體儲器的內(nèi)容被儲存在硬碟中,從S4恢復(fù)後,使用恢復(fù)後,使

4、用者可以恢復(fù)到原本的工作狀態(tài)者可以恢復(fù)到原本的工作狀態(tài).3G2S5Soft off,只有,只有standby power 存在存在.4G3BatteryMechanical Off,Power cord被拔掉,只有被拔掉,只有Battery.ACPI的Global States分四個狀態(tài)G0G1G2G32021/3/98主板基本電壓狀態(tài)電壓種類有狀態(tài)電壓種類有3種種n1.Main power: S0/S1n2.Dual power:S0/S1/S3n3.Standby power:S0/S1/S3/S4/S5詳細參考附件:詳細參考附件:2021/3/99Main Power Main powe

5、r的產(chǎn)生由的產(chǎn)生由SLP_S3#去控制去控制。 按Power Button PWRBTN#拉low 通知SIOSIO告知NB NB送出SLP_S3#(此時SLP_S3#為高電平) PSON# 被拉low Power Supply產(chǎn)生Main Power. 2021/3/910Power-up (Main Power)CH1:+12VCh2:+5VCh3:+3VMain power (+12V,+5V,+3V) almost ramp up at the same time.The main power ramp behavior depends on the power supply desi

6、gn.2021/3/911Standby Power 1, 在MB上,power supply只提供+5VSB一種standby電壓, 其他standby power都由它轉(zhuǎn)出來的。 2,Standby power上電(插上power cord)主板就會有,但其提供的電流有限。 2021/3/912Dual Power Dual power由standby power和main power提供,他存在於S0,S1,S3這幾種狀態(tài)下,由Gate信號去控制哪一個power輸出。 2021/3/913主板信號簡介nRSMRST#nSLP_S3#nPS_ON#nPWROKnPLTRST#2021/3/

7、914Battery3.0VBATT2.6VG3 StateBATT comes from BATTERY at G3 state. So BATT will be 2.6V at G3 state.BATT comes from +3VSB at S5 state. So BATT will be 2.9V at S5 state. S5 State2.9VnRTCRST#有效:在G3狀態(tài)時,拔掉battery,此時SB收到低電平,會清掉COMS 內(nèi)容;若要給主板維持時間或CMOS內(nèi)容, RTCRST信號需要是高電平. 2021/3/915+3VSBS5 State+5VSBRSMRSTAf

8、ter plugging power cord, +5VSB ramps up.+3VSB is regulated from +5VSB.32ms after +3VSB ramps above VTRIP (2.2V), RSMRST asserts.RSMRST will re-assert after AC power loss, which acts like a wake up event of SB and causes the de-assertion of SLP_S3# to turn on the system.RSMRST#Resume reset active表示所有

9、的standby power都OK.RSMRST#: Resume Well Reset, this signal is used for resetting the resume power plane logic.2021/3/916AUXOK Logic Example:Let VPQ3.1 ramps up slower than +3VSB. It is to meet the spec that RSMRST(AUXOK) needs to ramp up after VTR is ready with a delay (20ms for SB600).To precisely e

10、stimate the resulting delay from +3VSB to AUXOK, we need to implement the RC charge formula.VCIf VCC=3.3V, assuming 20ms is needed:t=RC=20ms VC(20ms)=2.08V VC(18.63ms)=2VIf VCC=5V, assuming 20ms is needed:2. t=RC=20ms VC(20ms)=3.16V VC(10.22ms)=2V 1. RC is chosen by substituting VC(t), VCC, t and so

11、lve for RC.RSMRST#2021/3/917PWRBTN#2021/3/918PWRBTN#Pin6 and pin8 is connected to the power button on the chassis. Pressing power button generate a low pulse to SB and SIO.Power button can be programmed to generate suspend, hibernate or shut-down event.Generally PWRBTN# of SB is internal pulled high

12、, R1336 is reserved to avoid internal pull-high malfunction. This must be pulled to standby power.5. CB918 must be installed: 1. Debounce, 2. Prevent ESD from directly going into SB and SIO. 1000PF is a commonly used value.6. To achieve better ESD resist performance, CB918 should be placed near fron

13、t panel header.2021/3/919SLP_S3#nSLP_S3#: Sleep Control,SLP_S3# is for power plane control. This signal shuts off power to all non-critical systems when in S3(Suspend to RAM),S4(Suspend to Disk), or S5 states.2021/3/920SLP_S3#PWRBTN#SLP_S5#SLP_S3#PS_ON#S0 StatePress Power ButtonIn Intel platform, SL

14、P_S3# is always used to turn on the power supply.When resuming from S3/S4, any wake up event will cause the de-assertion of SLP_S3#SLP_S5#, and the rest of the power-up power sequence is the same with those resuming from S5.Some SIO, ex:SMSC5127, uses inverted SLP_S3# to generate nPS_ON#.In SIS plat

15、form, PS_ON# is generated from SB itself (ex:SIS 968).+12V,+5V,+3VATX POWERS0S1S3S4S5SLP_S3#HHLLLSLP_S4#HHHLLSLP_S5#HHHHLSLP_S4#2021/3/921PSON# PSON# 是低有效信號,當(dāng)此信號為Low時,Power Supply送出+3.3V,+5V,-5V,+12V,-12V等電壓. 而當(dāng)此信號被拉High時,Power Supply停止送出上面的電壓. 利用此信號可以設(shè)計“ Soft Power down” 的關(guān)機功能. 當(dāng)使用者對作業(yè)系統(tǒng)下關(guān)機命令時. 作業(yè)系

16、統(tǒng)亦可關(guān)閉所有的應(yīng)用程式並利用此腳的功能達到自動關(guān)機的動作.灰色: +5V Power OK signal綠色: +5V (PS_ON#,電源工作電壓)2021/3/922PSON#在主板上,未開機時(S5時), 此信號PSON#一直被pull up到+5VSB.當(dāng)User按下Power Button後,一般由Super I/O將此信號拉low,從而通知Power Supply送電.當(dāng)實驗時,可以直接把Power supply的PSON#用導(dǎo)線與GND瞬間導(dǎo)通,則此時Power Supply開始工作.2021/3/923PWROKnPWROK有的資料也叫PWRGD, 是電源準(zhǔn)備OK的信號.Po

17、wer Supply 中會有PWROK,更多的在主板上,且分很多種, 如CPU_PWRGD, NB_PWRGD, VRMPWRGD, VTT_PWRGD.n當(dāng)電源送出的+3.3V and +5V達到Normal值的95%時,由Power Supply送出此信號.當(dāng)+3.3V or +5V 掉到Normal的95%以下時,Power Supply就會把此信號拉Low.當(dāng)主板收到此信號時,表明電源已經(jīng)準(zhǔn)備ok,可以開始動作. n但是大部分情況下,我們不會使用此信號來通知主板動作 (主板上此PIN一般空接) .而是使用專門的ASIC來偵測+3.3V and +5V電壓,當(dāng)電源發(fā)出的電壓符合要求時,由

18、ASIC發(fā)出PWROK信號通知主板動作.PS. ASIC:Application Specific Integrated Circuit,是專用集成電路.目前,在集成電路界ASIC被認(rèn)為是一種為專門目的而設(shè)計的集成電路 2021/3/924PWROKnThe PWRGD_3V is a function of PWRGD_PS, nSLP_S3.nThe 1-0 transition of nSLP_S3 will cause an immediate 1-0 transition of PWRGD_3V.nThe 0-1 transition of PWRGD_PS will cause a

19、 0-1 transition of PWRGD_3V. The PWRGD_3V is either immediate of after a 100ms to 120ms delay from the 0-1 transition of PWRGD_PS.+12V+5V3.3VS0 StatePS_ON#PWRGOOD_PS400msPWRGD_3V12V5V3.3V2021/3/925PLTRST#nPLTTST信號是對所有信號是對所有main Power信號的信號的reset進行時序控制進行時序控制.2021/3/926上電原理nPower-up SequencenG3 StatenG

20、3-S5nS5-S0nS3-S0nPower-Down SequencenS0-S5nS0-G3 (AC Power Loss)2021/3/927上電原理n開機上電過程ATXPOWERMOSICHMCHSIOCPUSW_ON#5VSBPS_ON#PWRGD_PSH_PWRGD SLP_S3#32.768KHZ PWRGD_3VPWRGD_3VPWRGD_3VPWRGD_3V +/-12V+/-5V3.3V3VSB3VSB2021/3/928上電原理:上電過程上電過程n上電源由5VSB3VSB,按開關(guān)後,SW_ON#對地short被拉低,發(fā)到ICH,使SLP_S3#拉高,SIO偵測到此信號後,

21、拉低PS_ON#,同時把PS_ON#送到電源,此時電源發(fā)出+/-12v,+/-5v,+3.3v電壓,待穩(wěn)定輸出90%後,電源發(fā)出PWRGD_PS至SIO,SIO再發(fā)出PWRGD_3V至南北橋,南橋偵測到此信號後發(fā)出H_PWRGD至CPU.此時主板開始工作.2021/3/929 電源時序電源時序 1. PC電源不僅輸出電壓,還要與主機板有信號聯(lián)繫,兩者在時間次序上有一定的關(guān)係,這就叫做時序。時序是電源與主機板良好配合的重要條件,也是導(dǎo)致電腦無法正常開關(guān)機,以及電源與主機板不相容的最常見原因。 2.時序中最重要的是電源輸出電壓(通常以+5V為代表)與P.G信號,以及PS_ON#信號之間的關(guān)係。P.G信號由電源控制,代表電源是否準(zhǔn)備好,PS_ON#信號則由主機板控制,表示是否要開機。 3.兩個信號都是通過24芯的主機板電源線來連接的,電腦開關(guān)機的工作過程是這樣的:電源在交流線通電後,輸出一個電壓+5VSB到主機板,主機板上的少部分線路開始工作,並等待開機的操作,這叫做待機狀態(tài);

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論