版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 1本章重點(diǎn)本章重點(diǎn)存儲(chǔ)器的分類和結(jié)構(gòu)存儲(chǔ)器的分類和結(jié)構(gòu)只讀、非易失性及讀寫存儲(chǔ)器的數(shù)據(jù)存儲(chǔ)單元只讀、非易失性及讀寫存儲(chǔ)器的數(shù)據(jù)存儲(chǔ)單元外圍電路外圍電路靈敏放大器、譯碼器、驅(qū)動(dòng)器和時(shí)序產(chǎn)生靈敏放大器、譯碼器、驅(qū)動(dòng)器和時(shí)序產(chǎn)生器器存儲(chǔ)器設(shè)計(jì)中的功耗和可靠性問題存儲(chǔ)器設(shè)計(jì)中的功耗和可靠性問題存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 21 1 引言引言密集的數(shù)據(jù)存儲(chǔ)電路是數(shù)字電路或系統(tǒng)設(shè)計(jì)者的主要考密集的數(shù)據(jù)存儲(chǔ)電路是數(shù)字電路或系統(tǒng)設(shè)計(jì)者的主要考慮之一慮之一將存儲(chǔ)單元組成大的陣列,這可以使外圍電路的開銷最將存儲(chǔ)單元組成大的陣列,這可以使外圍電路的開銷最小并增加存儲(chǔ)密度小并增加存儲(chǔ)密度本章的意義在
2、于它應(yīng)用了大量前幾章中介紹過的電路技本章的意義在于它應(yīng)用了大量前幾章中介紹過的電路技術(shù)術(shù)存儲(chǔ)器設(shè)計(jì)可以看成一個(gè)高性能、高密度和低功耗電路存儲(chǔ)器設(shè)計(jì)可以看成一個(gè)高性能、高密度和低功耗電路的設(shè)計(jì)實(shí)例的設(shè)計(jì)實(shí)例存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 31.1 1.1 存儲(chǔ)器分類存儲(chǔ)器分類時(shí)序參數(shù)時(shí)序參數(shù)讀出時(shí)間讀出時(shí)間/寫入時(shí)間寫入時(shí)間/讀周期讀周期/寫周期寫周期Write c y c l eRead ac c e s sRead ac c e s sRead cy c l eWrite a c c e s sData wr i t t e nData va l i dDATAWRITEREAD存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì)
3、. 4半導(dǎo)體存儲(chǔ)器分類半導(dǎo)體存儲(chǔ)器分類Read-Write MemoryNon-VolatileRead-WriteMemoryRead-Only MemoryEPROME2PROMFLASHRandomAccessNon-RandomAccessSRAM DRAMMask-ProgrammedProgrammable (PROM)FIFOShift RegisterCAMLIFO存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 51.2 1.2 存儲(chǔ)器總體結(jié)構(gòu)和單元模塊存儲(chǔ)器總體結(jié)構(gòu)和單元模塊Word 0Word 1Word 2WordN22WordN21StoragecellM bitsM bitsN wordsS
4、0S1S2SN22A0A1AK21K5log2NSN21Word 0Word 1Word 2WordN22WordN21StoragecellS0Input-Output(M bits)Intuitive architecture for N x M memoryToo many select signals:N words = N select signals(直接實(shí)現(xiàn))(直接實(shí)現(xiàn))K = log2NDecoder reduces the number of select signalsInput-Output(M bits)Decoder存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 6存儲(chǔ)陣列存儲(chǔ)陣列Row D
5、ec o d e rBit lin e2L2KWord li n eAKAK1 1AL2 1A0M.2KAK2 1Sense a m p l i f ie rs / DriversColumn d e c o derInput-O u t p u t(M bits)Storage c e l lProblem: ASPECT RATIO or HEIGHT WIDTHAmplify swing torail-to-rail amplitudeSelects appropriateword存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 7層次化的存儲(chǔ)結(jié)構(gòu)層次化的存儲(chǔ)結(jié)構(gòu)優(yōu)點(diǎn):優(yōu)點(diǎn):1 1、本地字線和位線的長度較短、本地
6、字線和位線的長度較短2 2、快地址只用來激活被尋址的塊、快地址只用來激活被尋址的塊節(jié)省功耗節(jié)省功耗Globalamplifi e r / d riv erControlcircuit r yGlobal d a t a bu sBlock s e l e c torBlock 0RowaddressColumnaddressBlockaddressBlockiBlockP2 1I/O存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 8Subglobal row decoderGlobal row decoderSubglobal row decoderBlock 30Block 31128 K Array Block
7、0Block 1ClockgeneratorCS, WEbufferI/ObufferY-addressbufferX-addressbufferx1/x4controllerZ-addressbufferX-addressbufferPredecoder and block selectorBit line loadTransfer gateColumn decoderSense amplifier and write driverLocal row decoderHirose90 例例12.2 12.2 層次化的存儲(chǔ)結(jié)構(gòu)層次化的存儲(chǔ)結(jié)構(gòu) 4M 位位SRAM存儲(chǔ)器存儲(chǔ)器存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì).
8、 9CAMCAM存儲(chǔ)器存儲(chǔ)器Address D e c ode rData (6 4 b i ts)I/O Buf f e r sCompara n dCAM Arr a y29 words3 64 bit sMaskControl L o g icR/W Add r e s s (9 bits )Command s29 Validi t y B itsPriorit y E n cod er支持支持3種工作模式:讀、寫和種工作模式:讀、寫和匹配匹配存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 10存儲(chǔ)器時(shí)序存儲(chǔ)器時(shí)序DRAM DRAM 時(shí)序時(shí)序多路分時(shí)尋址技術(shù)多路分時(shí)尋址技術(shù)AddressbusRASRAS-CA
9、S timingRow Add r e s sAddressBusAddress t r a nsi tioninitiat e s m e mo ry op erationAddressColumn A d d r essCASSRAM SRAM 時(shí)序時(shí)序自定時(shí)技術(shù)自定時(shí)技術(shù)存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 112 2 存儲(chǔ)器內(nèi)核存儲(chǔ)器內(nèi)核只讀存儲(chǔ)器只讀存儲(chǔ)器NOR ROM / NAND ROM非易失性讀寫存儲(chǔ)器非易失性讀寫存儲(chǔ)器EPROM / EEPROM / Flash讀寫存儲(chǔ)器讀寫存儲(chǔ)器SRAM / DRAM存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 122.1 2.1 只讀存儲(chǔ)器只讀存儲(chǔ)器工作原理工作原理 優(yōu)缺點(diǎn)
10、比較優(yōu)缺點(diǎn)比較WLBLWLBL1WLBLWLBLWLBL0VDDWLBLGND二極管二極管ROMROMMOS ROM1MOS ROM1MOS ROM2MOS ROM2圖圖12.9 ROM12.9 ROM的的1 1和和0 0單元的不同實(shí)現(xiàn)方式單元的不同實(shí)現(xiàn)方式存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 13思考題思考題12.1 MOS NOR ROM12.1 MOS NOR ROM陣列陣列確定圖確定圖12.10的的ROM中存放在地址中存放在地址0、1、2和和3處的數(shù)據(jù)值處的數(shù)據(jù)值注意:圖中如何使電源線在相鄰單元之間共享而減少了它們的用量注意:圖中如何使電源線在相鄰單元之間共享而減少了它們的用量WL0VDDBL0WL
11、1WL2WL3VbiasBL1Pull-down loadsBL2BL3VDD存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 14思考題思考題12.2 MOS NOR ROM12.2 MOS NOR ROM存儲(chǔ)器陣列存儲(chǔ)器陣列確定圖確定圖12.11的的ROM中存放在地址中存放在地址0、1、2和和3處的數(shù)據(jù)值處的數(shù)據(jù)值WL0GNDBL0WL1WL2WL3VDDBL1Pull-up devicesBL2BL3GND存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 15ROMROM存儲(chǔ)器編程存儲(chǔ)器編程存儲(chǔ)單元和上拉晶體管尺寸的問題存儲(chǔ)單元和上拉晶體管尺寸的問題噪聲容限換取性能噪聲容限換取性能ACTIVE和和CONTACT編程方式的比較編程方式的比較
12、Cell注意在布線注意在布線GNDGND信號時(shí)采用了擴(kuò)散區(qū)信號時(shí)采用了擴(kuò)散區(qū)PolysiliconMetal1DiffusionMetal1 on Diffusion存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 16單元的大部分面積用于位線接觸和接地連接單元的大部分面積用于位線接觸和接地連接解決方案:采用不同的存儲(chǔ)器結(jié)構(gòu)解決方案:采用不同的存儲(chǔ)器結(jié)構(gòu) 未被選中的行,字線全部為高電平未被選中的行,字線全部為高電平 WL0WL1WL2WL3VDDPull-up devicesBL 3BL 2BL 1BL 0思考題思考題12.31 MOS NAND ROM12.31 MOS NAND ROM確定圖確定圖12.13的的RO
13、M中存放在地址中存放在地址0、1、2和和3處的數(shù)據(jù)值處的數(shù)據(jù)值存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 17NAND結(jié)構(gòu)的主要優(yōu)點(diǎn)結(jié)構(gòu)的主要優(yōu)點(diǎn)(a) (a) 采用采用Metal-1Metal-1層編程層編程 (b) (b) 采用降低閾值注入采用降低閾值注入CellPolysiliconMetal1DiffusionMetal1 on Diffusion存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 18思考題思考題12.3 NOR12.3 NOR和和NAND ROMNAND ROM的電壓擺幅的電壓擺幅假設(shè)圖假設(shè)圖12.12和圖和圖12.14中的版圖采用我們標(biāo)準(zhǔn)的中的版圖采用我們標(biāo)準(zhǔn)的0.25 m CMOS工藝實(shí)現(xiàn),工藝實(shí)現(xiàn), 確定確
14、定PMOS上拉器件的尺寸使最壞情況下上拉器件的尺寸使最壞情況下VOL 1.5V(VDD=2.5V)。這相當(dāng)。這相當(dāng)于字線擺幅為于字線擺幅為1V。確定。確定8 8和和512 512陣列的值陣列的值1. NOR ROM因?yàn)槊看巫疃嘀挥幸粋€(gè)晶體管可以導(dǎo)通,所以因?yàn)槊看巫疃嘀挥幸粋€(gè)晶體管可以導(dǎo)通,所以VOL的值與陣列尺寸無關(guān),的值與陣列尺寸無關(guān),也與陣列編程無關(guān)。也與陣列編程無關(guān)。所要求的所要求的PMOS器件的尺寸器件的尺寸(W/L)p=5.242. NAND ROM由于是串聯(lián)鏈,由于是串聯(lián)鏈, VOL的值與存儲(chǔ)器尺寸的值與存儲(chǔ)器尺寸(行數(shù)行數(shù))及編程都有關(guān)及編程都有關(guān)對于對于(8 8)陣列:陣列:=
15、0.49對于對于(512 512)陣列:陣列:=0.0077所以,所以,NAND ROMNAND ROM很少用于很少用于8 8行或行或1616行以上的陣列中行以上的陣列中存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 19思考題思考題12.4 12.4 字線和位線的寄生參數(shù)字線和位線的寄生參數(shù)考慮考慮512 512陣列的情形陣列的情形1. NOR ROM 字線寄生參數(shù)字線寄生參數(shù) 線電容和柵電容線電容和柵電容 線電阻線電阻(多晶硅多晶硅) 位線寄生參數(shù)位線寄生參數(shù) 電阻不起作用電阻不起作用(鋁線鋁線) 漏電容和柵漏電容漏電容和柵漏電容ROMROM的瞬態(tài)性能的瞬態(tài)性能瞬態(tài)響應(yīng)的定義瞬態(tài)響應(yīng)的定義存儲(chǔ)陣列的大部分延時(shí)來自
16、互連寄生參數(shù)存儲(chǔ)陣列的大部分延時(shí)來自互連寄生參數(shù)VDDCbitrwordcwordWLBL存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 202. NAND ROM 字線寄生參數(shù)字線寄生參數(shù) 同同 NOR ROM 位線寄生參數(shù)位線寄生參數(shù) 串聯(lián)晶體管鏈的電阻串聯(lián)晶體管鏈的電阻 漏漏/源和整個(gè)柵電容源和整個(gè)柵電容VDDCLrwordcwordcbitrbitWLBL存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 21例例12.5 12.5 一個(gè)一個(gè)512512 512 NOR ROM512 NOR ROM的傳播延時(shí)的傳播延時(shí)1. 含有含有M個(gè)單元的分布個(gè)單元的分布rc線的字線延時(shí)線的字線延時(shí) tword = 0.38(rword cword)
17、M2 = 0.38(17.5 (0.049+0.75)fF)5122 = 1.4ns2. 對于位線,它的響應(yīng)時(shí)間取決于翻轉(zhuǎn)方向。假設(shè)有一個(gè)對于位線,它的響應(yīng)時(shí)間取決于翻轉(zhuǎn)方向。假設(shè)有一個(gè)(0.5/0.25)下拉下拉器件和一個(gè)器件和一個(gè)(1.3125/0.25)上拉晶體管上拉晶體管 Cbit = 512 (0.8+0.009)fF = 0.46pF tHL = 0.69(13k/2|31k/5.25)0.46pF = 0.98ns tHL = 0.69(31k/5.25)0.46pF = 1.87ns說明:字線延時(shí)起主要作用。它幾乎全部來自多晶線的大電阻說明:字線延時(shí)起主要作用。它幾乎全部來自多
18、晶線的大電阻利用計(jì)算數(shù)據(jù)和等效模型,可以推導(dǎo)出存儲(chǔ)器內(nèi)核及其部件的傳播利用計(jì)算數(shù)據(jù)和等效模型,可以推導(dǎo)出存儲(chǔ)器內(nèi)核及其部件的傳播延時(shí)的估計(jì)值延時(shí)的估計(jì)值解決字線延時(shí)問題解決字線延時(shí)問題從兩端驅(qū)動(dòng)地址線和采用金屬旁路線從兩端驅(qū)動(dòng)地址線和采用金屬旁路線仔細(xì)分割存儲(chǔ)器成許多尺寸合適的子塊以均衡字線和位線的延時(shí)仔細(xì)分割存儲(chǔ)器成許多尺寸合適的子塊以均衡字線和位線的延時(shí)存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 22例例12.6 12.6 一個(gè)一個(gè)512512 512 512 NAND ROMNAND ROM的傳播延時(shí)的傳播延時(shí)1. 字線延時(shí)與字線延時(shí)與NOR的情況相似的情況相似 tword = 0.38(rword cwo
19、rd)M2 = 0.38(15 (0.049+0.56)fF)5122 = 1.3ns2. 關(guān)于位線延時(shí),最壞情況發(fā)生在當(dāng)整個(gè)一列除一個(gè)單元以外都存放關(guān)于位線延時(shí),最壞情況發(fā)生在當(dāng)整個(gè)一列除一個(gè)單元以外都存放0并且最下面的晶體管導(dǎo)通時(shí)。并且最下面的晶體管導(dǎo)通時(shí)。(忽略上拉晶體管的影響忽略上拉晶體管的影響) tHL = 0.38 8.7k 0.85fF 5112=0.73 s tLH = 0.69(31k/0.0077)(511 0.85fF) = 1.2 s說明:這些延時(shí)在大多數(shù)情況下顯然是不能接受的。把存儲(chǔ)器分割成較說明:這些延時(shí)在大多數(shù)情況下顯然是不能接受的。把存儲(chǔ)器分割成較小的模塊似乎是
20、唯一合理的選擇小的模塊似乎是唯一合理的選擇存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 23功耗與預(yù)充電的存儲(chǔ)陣列功耗與預(yù)充電的存儲(chǔ)陣列 NAND和和NOR結(jié)構(gòu)繼承了偽結(jié)構(gòu)繼承了偽NMOS門的所有缺點(diǎn):門的所有缺點(diǎn):有比邏輯有比邏輯VOL是由上拉和下拉器件的尺寸比決定的是由上拉和下拉器件的尺寸比決定的靜態(tài)功耗靜態(tài)功耗當(dāng)輸出為低電平時(shí),在電源軌線之間存在靜態(tài)電流通路當(dāng)輸出為低電平時(shí),在電源軌線之間存在靜態(tài)電流通路例例12.7 NOR ROM12.7 NOR ROM的靜態(tài)功耗的靜態(tài)功耗考慮考慮(512 512)NOR ROM的情況??梢院侠淼丶僭O(shè)平均有的情況??梢院侠淼丶僭O(shè)平均有50的輸出是的輸出是低電平。假設(shè)靜態(tài)電流
21、大約等于低電平。假設(shè)靜態(tài)電流大約等于0.21mA(輸出電壓為輸出電壓為1.5V時(shí)時(shí))。這意味著。這意味著在沒有任何操作時(shí),總靜態(tài)功耗為在沒有任何操作時(shí),總靜態(tài)功耗為(512/2) 0.21mA 2.5V=0.14W存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 24解決方案:采用預(yù)充電邏輯解決方案:采用預(yù)充電邏輯WL0GNDBL0WL1WL2WL3VDDBL1Precharge devicesBL2BL3GND prePMOS預(yù)充電器件的尺寸可以按需要設(shè)預(yù)充電器件的尺寸可以按需要設(shè)計(jì)得較大,而時(shí)鐘的設(shè)計(jì)變得更加困難計(jì)得較大,而時(shí)鐘的設(shè)計(jì)變得更加困難存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 252.2 2.2 非易失性讀寫存儲(chǔ)器非易失性
22、讀寫存儲(chǔ)器浮柵晶體管浮柵晶體管多了一個(gè)額外的多晶硅條插在柵和溝道之間,因而稱為浮柵多了一個(gè)額外的多晶硅條插在柵和溝道之間,因而稱為浮柵Floating gateSourceSubstrateGateDrainn+n+_ptoxtoxGSD器件截面圖器件截面圖 電路符號電路符號存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 26它的閾值電壓是可編程的它的閾值電壓是可編程的0 V5 V0 VDS5 V2.5 V5 VDS20 V10 V5 V20 VDS雪崩注入雪崩注入移去編程電壓后移去編程電壓后電荷仍被捕獲電荷仍被捕獲編程形成了較高編程形成了較高的閾值的閾值VT“ 0”-state“ 1”-stateDVTVWLVGS
23、“ON”“OFF”ID由于浮柵為由于浮柵為SiO2所包圍,而所包圍,而SiO2是一個(gè)極好的絕緣體,是一個(gè)極好的絕緣體,所以被捕獲的電荷可以在浮所以被捕獲的電荷可以在浮柵上存放許多年,即使在電柵上存放許多年,即使在電源電壓被移去之后也是如此,源電壓被移去之后也是如此,這就是這就是易失性存儲(chǔ)的機(jī)理易失性存儲(chǔ)的機(jī)理存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 27可擦除可編程只讀存儲(chǔ)器可擦除可編程只讀存儲(chǔ)器(EPROM)(EPROM)優(yōu)點(diǎn)優(yōu)點(diǎn)結(jié)構(gòu)簡單、密度極高、可以低成本來生產(chǎn)大容量存儲(chǔ)器結(jié)構(gòu)簡單、密度極高、可以低成本來生產(chǎn)大容量存儲(chǔ)器缺點(diǎn)缺點(diǎn)擦除過程慢、有限的耐久性、編程過程功耗很大擦除過程慢、有限的耐久性、編程過程功
24、耗很大擦除過程必須在擦除過程必須在“系統(tǒng)外系統(tǒng)外”進(jìn)行進(jìn)行存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 28電擦除可編程只讀存儲(chǔ)器電擦除可編程只讀存儲(chǔ)器(EEPROM)(EEPROM)Floating gateSourceSubstratepGateDrainn1n120 30 nm10 nm-10 V10 VIVGDWLBLVDD存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 29快閃電擦除可編程只讀存儲(chǔ)器快閃電擦除可編程只讀存儲(chǔ)器(Flash)(Flash)應(yīng)用最普遍的非易失性存儲(chǔ)器結(jié)構(gòu)應(yīng)用最普遍的非易失性存儲(chǔ)器結(jié)構(gòu)是是EPROM和和EEPROM方法的組合方法的組合一次擦除許多存儲(chǔ)單元一次擦除許多存儲(chǔ)單元Flash概念的來源概念的來源
25、Control gateerasurep-substrateFloating gateThin tunneling oxiden1 sourcen1 drainprogramming存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 30SD12 VGcellarrayBL0BL1openopenWL0WL10 V0 V12 VNOR Flash 存儲(chǔ)器的基本操作存儲(chǔ)器的基本操作A. 擦除操作擦除操作存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 31SD12 V6 VGBL0BL16 V 0 VWL0WL112 V0 V0 VNOR Flash 存儲(chǔ)器的基本操作存儲(chǔ)器的基本操作B. 寫操作寫操作存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 325 V1 VGSDB
26、L0BL11 V 0 VWL0WL15 V0 V0 VNOR Flash 存儲(chǔ)器的基本操作存儲(chǔ)器的基本操作C. 讀操作讀操作存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 33非易失性存儲(chǔ)器的新趨勢非易失性存儲(chǔ)器的新趨勢多位存儲(chǔ)的非易失性存儲(chǔ)器多位存儲(chǔ)的非易失性存儲(chǔ)器FRAMMRAM非易失性讀寫存儲(chǔ)器非易失性讀寫存儲(chǔ)器小結(jié)小結(jié)存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 342.3 2.3 讀寫存儲(chǔ)器讀寫存儲(chǔ)器(RAM)(RAM)靜態(tài)隨機(jī)存取存儲(chǔ)器靜態(tài)隨機(jī)存取存儲(chǔ)器(SRAM)(SRAM)WLBLVDDM5M6M4M1M2M3BLQQ存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 35例題例題12.8 CMOS SRAM12.8 CMOS SRAM讀操作讀操作W
27、LBLVDDM5M6M4M1VDDVDDVDDBLQ= 1Q= 0CbitCbitCRVVCRCRVVVVVVVkVVVVVkTnDDDSATnTnDDM,nDSATnDSATnTnDDM,nDSATn2222125122 存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 36000.20.40.60.811.20.5Voltage rise V11.2 1.52Cell Ratio (CR)2.53Voltage Rise (V)CMOS SRAM CMOS SRAM 分析分析( (讀操作讀操作) )存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 37例題例題12.9 CMOS SRAM12.9 CMOS SRAM寫操作寫操作BL= 1BL
28、= 0Q= 0Q= 1M1M4M5M6VDDVDDWL2222222426DSATpDSATpVVVVPRVVVVVVVVVkVVVVkDSATpTpDDnpTnDDTnDDQDSATpTpDDM,pQQTnDDM,n 存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 38CMOS SRAM CMOS SRAM 分析分析( (寫操作寫操作) )存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 39SRAMSRAM單元的性能單元的性能VDDGNDQQWLBLBLM1M3M4M2M5M6六管六管CMOS SRAM存儲(chǔ)器單元的版圖存儲(chǔ)器單元的版圖存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 40M3RLRLVDDWLQQM1M2M4BLBL電阻負(fù)載電阻負(fù)載SRAM單元單元
29、(四管四管CMOS SRAM)存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 41動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)(DRAM)WWLBL 1M1XM3M2CSBL 2RWLVDDVDD2VTDVVDD2VTBL2BL1XRWLWWL三管動(dòng)態(tài)存儲(chǔ)單元三管動(dòng)態(tài)存儲(chǔ)單元存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 42BL2BL1GNDRWLWWLM3M2M1三管動(dòng)態(tài)存儲(chǔ)單元的版圖例子三管動(dòng)態(tài)存儲(chǔ)單元的版圖例子存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 43M1CSWLBLCBLVDD2VTWLXsensingBLGNDWrite 1Read 1VDDVDD/2VDD/2單管動(dòng)態(tài)存儲(chǔ)單元單管動(dòng)態(tài)存儲(chǔ)單元BLSSPREBITPREBLCCCV-VV-
30、VV 存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 44DV(1)V(1)V(0)tVPREVBLSense amp activatedWord line activated敏感放大器操作敏感放大器操作讀操作期間的位線電壓波形讀操作期間的位線電壓波形存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 45M1wordlineDiffusedbit linePolysilicongatePolysiliconplateCapacitorMetal word linePolySiO2Field Oxiden+n+Inversion layerinduced byplate biasPoly采用多晶硅擴(kuò)散電容作為存儲(chǔ)節(jié)點(diǎn)的采用多晶硅擴(kuò)散電容作為存儲(chǔ)
31、節(jié)點(diǎn)的1T DRAM單元單元A. 截面圖截面圖 B.版圖版圖存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 46先進(jìn)的先進(jìn)的1T DRAM存儲(chǔ)單元存儲(chǔ)單元Cell Plate SiCapacitor InsulatorStorage Node Poly2nd Field OxideRefilling PolySi SubstrateCapacitor dielectric layerCell plateWord lineInsulating LayerIsolationTransfer gateStorage electrodeA. 溝槽電容單元溝槽電容單元 B. 堆疊電容單元堆疊電容單元存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 47
32、2.4 2.4 按內(nèi)容尋址或相聯(lián)存儲(chǔ)器按內(nèi)容尋址或相聯(lián)存儲(chǔ)器(CAM)(CAM)除存儲(chǔ)數(shù)據(jù)外,它還能有效地將所有存儲(chǔ)數(shù)據(jù)與新輸入除存儲(chǔ)數(shù)據(jù)外,它還能有效地將所有存儲(chǔ)數(shù)據(jù)與新輸入的數(shù)據(jù)進(jìn)行比較的數(shù)據(jù)進(jìn)行比較CAMBitWordBitCAMBitBitCAMWordWired-NOR Match LineMatchM1M2M7M6M4M5M8M9M3intSWordCAMBitBitS9管管CAM單元單元存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 48Address DecoderHit LogicCAMARRAYInput DriversTagHitAddressSRAMARRAYSense Amps / Inpu
33、t DriversDataR/W例例12.11 12.11 相聯(lián)存儲(chǔ)器在高速緩存中的應(yīng)用相聯(lián)存儲(chǔ)器在高速緩存中的應(yīng)用存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 496 6 存儲(chǔ)器設(shè)計(jì)的實(shí)例研究存儲(chǔ)器設(shè)計(jì)的實(shí)例研究12.6.1 可編程邏輯陣列可編程邏輯陣列GNDGNDGNDGNDGNDGNDGNDVDDX0X0X1f0f1X1X2X2AND-planeOR-planeVDD圖圖12.74 偽偽NMOS PLA存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 50GNDGNDVDDANDAND-planeOR-planeANDX0X0X1X1X2X2VDDORORf0f1圖圖12.75 PLA的動(dòng)態(tài)實(shí)現(xiàn)的動(dòng)態(tài)實(shí)現(xiàn)存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 51t
34、pretevalDummy AND rowDummy AND rowORANDORANDANDA. 時(shí)鐘信號時(shí)鐘信號 B. 時(shí)序產(chǎn)生電路時(shí)序產(chǎn)生電路圖圖12.76 自定時(shí)動(dòng)態(tài)自定時(shí)動(dòng)態(tài)PLA時(shí)鐘信號的產(chǎn)生時(shí)鐘信號的產(chǎn)生存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 526.2 4Mb SRAM6.2 4Mb SRAMGlobal w o r d li neSub-glo b a l wor d lin eBlock g r o u pselectBlockselectBlockselectMemory c e l lLocalword li n eBlock 0Localword li n eBlock 1Block
35、 2 . . .圖圖12.77 分級字線選擇技術(shù)分級字線選擇技術(shù)存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 53Bit-lineloadBlockselect ATDBEQLocalWLMemory cellI/O lineI/OB/TCDSense amplifierCDCDI/OB/TA. 靈敏放大器靈敏放大器存儲(chǔ)器和陣列結(jié)構(gòu)設(shè)計(jì). 54BSI/OI/ODATABlockselectATDBSSASABSSEQSEQSEQSEQSEQDBiI/O LinesAddressData-cutATDBEQSEQDATAVddGNDSA, SAVddGNDB. 位線的外圍電路及其相關(guān)的信號波形位線的外圍電路及其相關(guān)的信號波形存儲(chǔ)器和陣
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 店鋪置換合同范例
- vi廣告合同范例
- 土地承包磚廠合同范例
- 中蒙合資合同范例
- 定額計(jì)價(jià)合同范例武漢
- app商城開發(fā)合同范例
- 建設(shè)房合同范例
- 產(chǎn)品大包合同范例
- 一樓二手房出售合同范例
- 國外交易合同范例
- 年會(huì)拜年祝福視頻腳本
- 文松宋曉峰小品《非誠不找》奇葩男女來相親金句不斷臺(tái)詞劇本完整版
- 物理化學(xué)第二章 熱力學(xué)第二定律
- 高磷血癥患者護(hù)理查房課件
- 五種增強(qiáng)免疫力的方法
- 服裝主題直播方案
- 大班數(shù)學(xué)優(yōu)質(zhì)課課件PPT《小鳥分窩》
- B13化學(xué)除油器選型計(jì)算
- 大學(xué)生就業(yè)指導(dǎo)全套教學(xué)課件
- 學(xué)生寫實(shí)記錄范文(6篇)
- 法律職業(yè)倫理案例分析
評論
0/150
提交評論