《數(shù)字電子技術(shù)》課期末考試復(fù)習(xí)題_第1頁
《數(shù)字電子技術(shù)》課期末考試復(fù)習(xí)題_第2頁
《數(shù)字電子技術(shù)》課期末考試復(fù)習(xí)題_第3頁
《數(shù)字電子技術(shù)》課期末考試復(fù)習(xí)題_第4頁
《數(shù)字電子技術(shù)》課期末考試復(fù)習(xí)題_第5頁
已閱讀5頁,還剩5頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

千里之行,始于足下讓知識帶有溫度。第第2頁/共2頁精品文檔推薦《數(shù)字電子技術(shù)》課期末考試復(fù)習(xí)題

一、填空題(每小題△△分,共△△分)

(1)規(guī)律代數(shù)中的三種基本的規(guī)律運算就是(與)運算、(或)運算與(非)運算。

(2)規(guī)律變量與規(guī)律函數(shù)的取值惟獨(0)與(1)兩種取值。它們表示兩種相反的規(guī)律狀態(tài)。

(3)與規(guī)律運算規(guī)章可以歸納為有0出(0),全1出(1)。

(4)或規(guī)律運算規(guī)章可以歸納為有1出(1),全0出(0)。

(5)與非規(guī)律運算規(guī)章可以歸納為有(0)出1,全(1)出0。

(6)或非規(guī)律運算規(guī)章可以歸納為有(1)出0,全(0)出1。

(7)二極管從導(dǎo)通到截止所需時光稱為(開通)時光。

(8)OC門就是集電極(開路)門,使用時必需在電源VCC與輸出端之間外接(電阻)。

(9)在數(shù)字電路中,三極管工作在(飽與)狀態(tài)與(截止)狀態(tài)。

(10)三態(tài)輸出門輸出的三個狀態(tài)分離為(低電平)、(高電平)、(高阻態(tài))。

(11)規(guī)律代數(shù)中三條重要的規(guī)章就是(代入)規(guī)章、(對偶)規(guī)章與(反演)規(guī)章。

(12)化簡規(guī)律函數(shù)的主要辦法有(代數(shù))化簡法與(卡諾圖)化簡法。

(13)規(guī)律函數(shù)的表示辦法主要有(函數(shù)表達式)、(真值表)、(規(guī)律)、卡諾圖與波形圖。

(31)編碼器按功能不同分為(二進制)編碼器、(二-十進制)編碼器與優(yōu)先編碼器。

(32)譯碼器按功能不同分為(二進制)譯碼器、(二-十進制)譯碼器與顯示譯碼器。

(33)8選1數(shù)據(jù)挑選器在全部輸入數(shù)據(jù)都為1時,其輸出標準與或表達式共有(8)個最小項。

(34)輸入3位二進制代碼的二進制譯碼器應(yīng)有(8)個輸出端,共輸出(8)個最小項。

(35)共陽極LED數(shù)碼管應(yīng)由輸出(低)電平的七段顯示譯碼器來驅(qū)動點亮。而共陰極LED數(shù)碼管應(yīng)由輸出(高)電平的七段顯示譯碼器來驅(qū)動點亮。

(41)二進制數(shù)就是以(2)為基數(shù)的計數(shù)體制,十進制數(shù)就是以(10)為基數(shù)的計數(shù)體制,十六進制就是以(16)為計數(shù)體制。

(42)十進制數(shù)轉(zhuǎn)換為二進制數(shù)的辦法就是:整數(shù)部分用(除2取余),小數(shù)部分用(乘2取整)法。

(43)二進制數(shù)轉(zhuǎn)換為十進制數(shù)的辦法就是(各位按權(quán)綻開相加)。

(44)全加器有三個輸入端,它們分離為(被加數(shù))、(加數(shù))與相鄰低位進位;輸出端有兩個,分離為本位與、進位數(shù)。

(45)數(shù)值比較器的功能就是比較兩組二進制數(shù)的大小或相等的電路,當輸入A=1111與B=1101時,則它們比較得結(jié)果為(A>B)。

(51)觸發(fā)器具有兩個穩(wěn)定狀態(tài),在外信號作用下這(兩個穩(wěn)定狀態(tài))可互相轉(zhuǎn)換。

(52)邊沿JK觸發(fā)器具有(置0)、(置1)、(保持)與翻轉(zhuǎn)功能。

(55)在一個CP脈沖作用下,引起觸發(fā)器兩次或多次翻轉(zhuǎn)的現(xiàn)象稱為觸發(fā)器的空翻,觸發(fā)方式為主從式或邊沿式的觸發(fā)器不會浮現(xiàn)這種現(xiàn)象。

(61)對于時序規(guī)律電路來說,某時刻電路的輸出狀態(tài)不僅取決于該時刻的(輸入信號),而且還取決電路的(原有狀態(tài)),因此,時序規(guī)律電路具有(記憶)性。

(62)時序規(guī)律電路由(組合規(guī)律)電路與(存儲)電路兩部分組成,(存儲)電路必不行少。

(63)計數(shù)器按進制分:有二進制計數(shù)器、(十)進制計數(shù)器與隨意進制計數(shù)器。

(64)集成計數(shù)器的清零方式分為(異步置零)與(同步置零);置數(shù)方式分為(同步置數(shù))與(同步置數(shù))。

(65)一個4位二進制加法計數(shù)器的起始計數(shù)狀態(tài)Q3Q2Q1Q0=1010,當最低位接收到4個計數(shù)脈沖時,輸出的(1110)。

(72)多諧振蕩器沒有(穩(wěn)定)狀態(tài),惟獨兩個暫穩(wěn)態(tài)狀態(tài),其振蕩周期T取決于(RC的值)。

(71)常見的脈沖產(chǎn)生電路有(多諧振蕩器),常見的脈沖整形電路有(單穩(wěn)態(tài)觸發(fā)器)、(施密特觸發(fā)器)。

(73)施密特觸發(fā)器具有回差現(xiàn)象,又稱(電壓滯后)特性;單穩(wěn)觸發(fā)器最重要的參數(shù)為(脈寬)。

(74)在由555定時器組成的多諧振蕩器中,其輸出脈沖的周期T為(0、7(R1+R2)C))。

(75)在由555定時器組成的單穩(wěn)態(tài)觸發(fā)器中,其輸出脈沖寬度tW為(1、1RC)。

(81)將模擬信號轉(zhuǎn)換為數(shù)字信號,需要經(jīng)過(采納)、(保持)、(量化)、(編碼)四個過程。

(82)D/A轉(zhuǎn)換器用以將輸入的二進制代碼轉(zhuǎn)換為相應(yīng)(模擬電壓)輸出的電路。

(83)R-2R倒T型網(wǎng)絡(luò)D/A轉(zhuǎn)換器主要由(電子模擬開關(guān))、(基準電壓)、(R-2R倒T型電阻網(wǎng)絡(luò))與(求與運算放大器)等部分組成。

(84)A/D轉(zhuǎn)換器從轉(zhuǎn)換過程瞧可分為兩類(直接A/D轉(zhuǎn)換器)與(間接A/D轉(zhuǎn)換器)兩類。

(85)A/D轉(zhuǎn)換器的位數(shù)越多,能辨別最小模擬電壓的值就(越小)。

二、推斷題(每小題△△分,共△△分;對的打“∨”,錯的打“×”)

(1)二極管可組成與門電路,但不能組成或門電路。(×)

(2)三態(tài)輸出門可實現(xiàn)“線與”功能。(×)

(3)二端輸入與非門的一個輸入端接高電平常,可構(gòu)成反相器。(×)

(4)74LS00就是2輸入端4與非門。(√)

(5)二端輸入或非門的一個輸入端接低電平常,可構(gòu)成反相器。(√)

(21)規(guī)律函數(shù)的標準與-或表達式又稱為最小項表達式,它就是唯一的。(√)

(22)卡諾圖化簡規(guī)律函數(shù)的實質(zhì)時合并相鄰最小項。(√)

(23)由于AABA=+,所以0=AB。(×)

(24)由于ABAA=+)(,所以0=+BA。(×)

(25)規(guī)律函數(shù)BCAY+=又可以寫成))((CABAY++=。(√)(31)優(yōu)先編碼器的編碼信號就是互相排斥的,不允許多個編碼信號同時有效。(×)

(32)編碼與譯碼就是互逆的過程。(√)

(33)二進制譯碼器相當于就是一個最小項發(fā)生器,便于實現(xiàn)組合規(guī)律電路。(√)

(34)共陰接法發(fā)光二極管數(shù)碼顯示器需選用有效輸出為高電平的七段顯示譯碼器來驅(qū)動。(√)

(35)數(shù)據(jù)挑選器與數(shù)據(jù)分配器的功能正巧相反,互為逆過程。(√)

(41)一個n為二進制數(shù),最高位的權(quán)值就是2n-1。(√)

(42)十進制數(shù)45的8421BCD碼就是101101。(×)

(43)余3BCD碼就是用3位二進制數(shù)表示一位十進制數(shù)。(×)

(44)半加器只考慮1位二進制數(shù)相加,不考慮來自低位的進位數(shù)。(√)

(45)數(shù)值比較器就是用于比較兩組二進制數(shù)大小的電路。(×)

(51)RS觸發(fā)器的約束條件RS=0表示不允許浮現(xiàn)R=S=1的輸入。(√)

(52)主從JK觸發(fā)器、邊沿JK觸發(fā)器與同步JK觸發(fā)器的規(guī)律功能徹低相同。(√)

(53)對邊沿JK觸發(fā)器,在CP為高電平期間,當J=K=1時,狀態(tài)會翻轉(zhuǎn)一次。(×)

(54)若要實現(xiàn)一個可暫停的一位二進制計數(shù)器,控制信號A=0計數(shù),A=1保持,可選用T觸發(fā)器,且令T=A。(×)

(55)同步D觸發(fā)器在CP=1期間,D端輸入信號變化時,對輸出Q端沒有影響。(×)

(61)同步時序電路具有統(tǒng)一的時鐘CP控制。(√)

(62)十進制計數(shù)器由十個觸發(fā)器組成。(√)

(63)異步計數(shù)器的計數(shù)速度最快。(×)

(64)4位二進制計數(shù)器也就是一個十六分頻電路。(√)

(65)雙向移位寄存器可同時執(zhí)行左移與右移功能。(×)

(71)施密特觸發(fā)器可用于將三角波變換成正弦波。(×)

(72)施密特觸發(fā)器有兩個穩(wěn)態(tài)。(√)

(73)多諧振蕩器的輸出信號的周期與阻容元件的參數(shù)成正比。(√)

(74)石英晶體多諧振蕩器的振蕩頻率與電路中的R、C成正比。(×)

(75)單穩(wěn)態(tài)觸發(fā)器的暫穩(wěn)態(tài)時光與輸入觸發(fā)脈沖寬度成正比。(×)

(81)D/A轉(zhuǎn)換器的位數(shù)越多,轉(zhuǎn)換精度越高。(√)

(82)雙積分型A/D轉(zhuǎn)換器的轉(zhuǎn)換精度高、抗干擾能力強,因此常用于數(shù)字式儀表中。(√)

(3)采樣定理的規(guī)定就是為了能不失真地恢復(fù)原模擬信號,而又不使電路過于復(fù)雜。(√)

(84)A/D轉(zhuǎn)換器完成一次轉(zhuǎn)換所需的時光越小,轉(zhuǎn)換速度越慢。(×)

(85)A/D轉(zhuǎn)換器的二進制數(shù)的位數(shù)越多,量化單位△越小。(√)

三、

單項挑選題(每小題△△分,共△△分,將對的序號填入括號內(nèi),每小題惟獨一個選項就是對的,多選無效)

(1)要使與門輸出恒為0,可將與門的一個輸入端(A)。

A、接0

B、接1

C、接0、1都可以

D、輸入端并聯(lián)

(2)要使或門輸出恒為1,可將或門的一個輸入端(B)。

A、接0

B、接1

C、接0、1都可以

D、輸入端并聯(lián)

(3)要使異或門成為反相器時,則另一個輸入端應(yīng)接(B)。

A、接0

B、接1

C、接0、1都可以

D、兩輸入端并聯(lián)

(4)集電極開路門(OC門)在使用時,輸出端通過電阻接(B)。

A、地

B、電源

C、輸入端

D、都不對

(5)以下電路中常用于總線應(yīng)用的有(D)。

A、OC門

B、

CMOS與非門C、漏極開路門

D、TSL門

(21)指出下列各式中哪個就是3變量ABC的最小項(B)。

A.ABB、ABCC、ACD、A+B

(22)規(guī)律項DBCA的規(guī)律相鄰項為(A)

A、DABC

B、ABCD

C、C

DBAD、DCAB

(23)實現(xiàn)規(guī)律函數(shù)CDABY?=需要用(B)

A、兩個與非門

B、三個與非門

C、兩個或非門

D、三個或非門

(24)使規(guī)律函數(shù)取值)(BACBAY+?+=為1的變量取值就是(C)

A、001

B、101

C

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論