微機(jī)原理及匯編語言第03章2_第1頁
微機(jī)原理及匯編語言第03章2_第2頁
微機(jī)原理及匯編語言第03章2_第3頁
微機(jī)原理及匯編語言第03章2_第4頁
微機(jī)原理及匯編語言第03章2_第5頁
已閱讀5頁,還剩39頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、第第3章章第第3 3章:存儲(chǔ)器系統(tǒng)章:存儲(chǔ)器系統(tǒng)教學(xué)重點(diǎn)n 8086存儲(chǔ)結(jié)構(gòu)n SRAM、EPROM與與CPU的連接的連接第第3 3章:章:3.3 存儲(chǔ)器與存儲(chǔ)器與CPU的接口(選講內(nèi)容)的接口(選講內(nèi)容)地地址址寄寄存存地地址址譯譯碼碼存儲(chǔ)體存儲(chǔ)體控制電路控制電路AB數(shù)數(shù)據(jù)據(jù)寄寄存存讀讀寫寫電電路路DBOE WE CS 存儲(chǔ)體存儲(chǔ)體存儲(chǔ)器芯片的主要部分,用來存儲(chǔ)信息存儲(chǔ)器芯片的主要部分,用來存儲(chǔ)信息 地址譯碼電路地址譯碼電路根據(jù)輸入的地址編碼來選中芯片內(nèi)某個(gè)特根據(jù)輸入的地址編碼來選中芯片內(nèi)某個(gè)特定的存儲(chǔ)單元定的存儲(chǔ)單元 片選和讀寫控制邏輯片選和讀寫控制邏輯選中存儲(chǔ)芯片,控制讀寫操作選中存儲(chǔ)芯

2、片,控制讀寫操作第第3 3章:章:存儲(chǔ)體存儲(chǔ)體每個(gè)存儲(chǔ)單元具有一個(gè)唯一的地址,可存每個(gè)存儲(chǔ)單元具有一個(gè)唯一的地址,可存儲(chǔ)儲(chǔ)1位(位片結(jié)構(gòu))或多位(字片結(jié)構(gòu))二位(位片結(jié)構(gòu))或多位(字片結(jié)構(gòu))二進(jìn)制數(shù)據(jù)進(jìn)制數(shù)據(jù)存儲(chǔ)容量與地址、數(shù)據(jù)線個(gè)數(shù)有關(guān):存儲(chǔ)容量與地址、數(shù)據(jù)線個(gè)數(shù)有關(guān):芯片的存儲(chǔ)容量芯片的存儲(chǔ)容量存儲(chǔ)單元數(shù)存儲(chǔ)單元數(shù)存儲(chǔ)單元的位數(shù)存儲(chǔ)單元的位數(shù)2MN M:芯片的:芯片的地址線根數(shù)地址線根數(shù) N:芯片的:芯片的數(shù)據(jù)線根數(shù)數(shù)據(jù)線根數(shù) 譯譯碼碼器器A5A4A3A2A1A06301存儲(chǔ)單元存儲(chǔ)單元64個(gè)單元個(gè)單元行行譯譯碼碼A2A1A0710列譯碼列譯碼A3A4A501764個(gè)單元個(gè)單元單譯碼雙譯碼

3、第第3 3章:章:地址譯碼電路地址譯碼電路單譯碼結(jié)構(gòu)單譯碼結(jié)構(gòu)雙譯碼結(jié)構(gòu)雙譯碼結(jié)構(gòu)雙譯碼可簡化芯片設(shè)計(jì)雙譯碼可簡化芯片設(shè)計(jì)主要采用的譯碼結(jié)構(gòu)主要采用的譯碼結(jié)構(gòu)第第3 3章:章:片選和讀寫控制邏輯片選和讀寫控制邏輯片選端片選端CS*或或CE*有效時(shí),可以對(duì)該芯片進(jìn)行讀寫操作有效時(shí),可以對(duì)該芯片進(jìn)行讀寫操作輸出輸出OE*控制讀操作。有效時(shí),芯片內(nèi)數(shù)據(jù)輸出控制讀操作。有效時(shí),芯片內(nèi)數(shù)據(jù)輸出該控制端對(duì)應(yīng)系統(tǒng)的讀控制線該控制端對(duì)應(yīng)系統(tǒng)的讀控制線寫寫WE*控制寫操作。有效時(shí),數(shù)據(jù)進(jìn)入芯片中控制寫操作。有效時(shí),數(shù)據(jù)進(jìn)入芯片中該控制端對(duì)應(yīng)系統(tǒng)的寫控制線該控制端對(duì)應(yīng)系統(tǒng)的寫控制線第第3 3章:章: 靜態(tài)靜態(tài)RA

4、MSRAM的基本存儲(chǔ)單元是觸發(fā)器電路的基本存儲(chǔ)單元是觸發(fā)器電路每個(gè)基本存儲(chǔ)單元存儲(chǔ)二進(jìn)制數(shù)一位每個(gè)基本存儲(chǔ)單元存儲(chǔ)二進(jìn)制數(shù)一位許多個(gè)基本存儲(chǔ)單元形成行列存儲(chǔ)矩陣許多個(gè)基本存儲(chǔ)單元形成行列存儲(chǔ)矩陣SRAM一般采用一般采用“字結(jié)構(gòu)字結(jié)構(gòu)”存儲(chǔ)矩陣:存儲(chǔ)矩陣:每個(gè)存儲(chǔ)單元存放多位(每個(gè)存儲(chǔ)單元存放多位(4、8、16等)等)每個(gè)存儲(chǔ)單元具有一個(gè)地址每個(gè)存儲(chǔ)單元具有一個(gè)地址SRAM 2114SRAM 6264第第3 3章:章:SRAM芯片芯片2114存儲(chǔ)容量為存儲(chǔ)容量為1024418個(gè)個(gè)引腳:引腳:10根地址線根地址線A9A04根數(shù)據(jù)線根數(shù)據(jù)線I/O4I/O1片選片選CS*讀寫讀寫WE*12345678

5、9181716151413121110VccA7A8A9I/O1I/O2I/O3I/O4WE*A6A5A4A3A0A1A2CS*GND第第3 3章:章:SRAM芯片芯片6264存儲(chǔ)容量為存儲(chǔ)容量為8K828個(gè)個(gè)引腳:引腳:13根地址線根地址線A12A08根數(shù)據(jù)線根數(shù)據(jù)線D7D0片選片選CS1*、CS2讀寫讀寫WE*、OE*+5VWE*CS2A8A9A11OE*A10CS1*D7D6D5D4D3NCA12A7A6A5A4A3A2A1A0D0D1D2GND12345678910111213142827262524232221201918171615第第3 3章:章: EPROM頂部開有一個(gè)圓形的石

6、英窗口,用于紫外頂部開有一個(gè)圓形的石英窗口,用于紫外線透過擦除原有信息線透過擦除原有信息一般使用專門的編程器(燒寫器)編程一般使用專門的編程器(燒寫器)編程編程后,應(yīng)該貼上不透光封條編程后,應(yīng)該貼上不透光封條出廠未編程前,每個(gè)基本存儲(chǔ)單元都是信出廠未編程前,每個(gè)基本存儲(chǔ)單元都是信息息 “1”編程就是將某些單元寫入信息編程就是將某些單元寫入信息0EPROM 2716EPROM 2764第第3 3章:章:EPROM芯片芯片2716存儲(chǔ)容量為存儲(chǔ)容量為2K824個(gè)個(gè)引腳:引腳:11根地址線根地址線A10A08根數(shù)據(jù)線根數(shù)據(jù)線DO7DO0片選片選/編程編程CE*/PGM讀寫讀寫OE*編程電壓編程電壓V

7、PPVDDA8A9VPPOE*A10CE*/PGMDO7DO6DO5DO4DO3123456789101112242322212019181716151413A7A6A5A4A3A2A1A0DO0DO1DO2Vss第第3 3章:章:EPROM芯片芯片2764存儲(chǔ)容量為存儲(chǔ)容量為8K828個(gè)個(gè)引腳:引腳:13根地址線根地址線A12A08根數(shù)據(jù)線根數(shù)據(jù)線D7D0片選片選CE*編程編程PGM*讀寫讀寫OE*編程電壓編程電壓VPPVppA12A7A6A5A4A3A2A1A0D0D1D2GNDVccPGM*NCA8A9A11OE*A10CE*D7D6D5D4D3123456789101112131428

8、27262524232221201918171615第第3 3章:章:3.3 半導(dǎo)體存儲(chǔ)器與半導(dǎo)體存儲(chǔ)器與CPU的連接的連接這是本章的重點(diǎn)內(nèi)容這是本章的重點(diǎn)內(nèi)容SRAM、EPROM與與CPU的連接的連接譯碼方法同樣適合譯碼方法同樣適合I/O端口端口第第3 3章:章:3.3.1 存儲(chǔ)芯片與存儲(chǔ)芯片與CPU的連接的連接1. 存儲(chǔ)芯片的存儲(chǔ)芯片的數(shù)據(jù)線數(shù)據(jù)線2. 存儲(chǔ)芯片的存儲(chǔ)芯片的地址線地址線3. 存儲(chǔ)芯片的存儲(chǔ)芯片的片選端片選端4. 存儲(chǔ)芯片的存儲(chǔ)芯片的讀寫控制線讀寫控制線第第3 3章:章:1. 存儲(chǔ)芯片數(shù)據(jù)線的處理存儲(chǔ)芯片數(shù)據(jù)線的處理若芯片的數(shù)據(jù)線正好若芯片的數(shù)據(jù)線正好8根:根:一次可從芯片中

9、訪問到一次可從芯片中訪問到8位數(shù)據(jù)位數(shù)據(jù)全部數(shù)據(jù)線與系統(tǒng)的全部數(shù)據(jù)線與系統(tǒng)的8位數(shù)據(jù)總線相連位數(shù)據(jù)總線相連若芯片的數(shù)據(jù)線不足若芯片的數(shù)據(jù)線不足8根:根:一次不能從一個(gè)芯片中訪問到一次不能從一個(gè)芯片中訪問到8位數(shù)據(jù)位數(shù)據(jù)利用多個(gè)芯片擴(kuò)充數(shù)據(jù)位利用多個(gè)芯片擴(kuò)充數(shù)據(jù)位這個(gè)擴(kuò)充方式簡稱這個(gè)擴(kuò)充方式簡稱“位擴(kuò)充位擴(kuò)充”演示2114(1)A9A0I/O4I/O1片選片選D3D0D7D4A9A02114(2)A9A0I/O4I/O1CECE多個(gè)位擴(kuò)充的存儲(chǔ)芯片的數(shù)據(jù)線多個(gè)位擴(kuò)充的存儲(chǔ)芯片的數(shù)據(jù)線連接于系統(tǒng)數(shù)據(jù)總線的不同位數(shù)連接于系統(tǒng)數(shù)據(jù)總線的不同位數(shù)其它連接都一樣其它連接都一樣這些芯片應(yīng)被看作是一個(gè)整體這些

10、芯片應(yīng)被看作是一個(gè)整體常被稱為常被稱為“芯片組芯片組”第第3 3章:章:位擴(kuò)充位擴(kuò)充演示第第3 3章:章:2. 存儲(chǔ)芯片地址線的連接存儲(chǔ)芯片地址線的連接芯片的地址線通常應(yīng)全部與系統(tǒng)的低位芯片的地址線通常應(yīng)全部與系統(tǒng)的低位地址總線相連地址總線相連尋址時(shí),這部分地址的譯碼是在存儲(chǔ)芯尋址時(shí),這部分地址的譯碼是在存儲(chǔ)芯片內(nèi)完成的,我們稱為片內(nèi)完成的,我們稱為“片內(nèi)譯碼片內(nèi)譯碼”第第3 3章:章:片內(nèi)譯碼片內(nèi)譯碼A9A0存儲(chǔ)芯片存儲(chǔ)芯片000H001H002H3FDH3FEH3FFH全全0全全10000000000000000000100000000101111111101111111111011111

11、11111范圍(范圍(16進(jìn)制進(jìn)制)A9 A0第第3 3章:章:3. 存儲(chǔ)芯片片選端的譯碼存儲(chǔ)芯片片選端的譯碼存儲(chǔ)系統(tǒng)常需利用多個(gè)存儲(chǔ)芯片擴(kuò)充容量,存儲(chǔ)系統(tǒng)常需利用多個(gè)存儲(chǔ)芯片擴(kuò)充容量,也就是擴(kuò)充了主存儲(chǔ)器也就是擴(kuò)充了主存儲(chǔ)器地址地址范圍范圍這種擴(kuò)充簡稱為這種擴(kuò)充簡稱為“地址擴(kuò)充地址擴(kuò)充”或或“字?jǐn)U充字?jǐn)U充”進(jìn)行進(jìn)行“地址擴(kuò)充地址擴(kuò)充”,需要利用存儲(chǔ)芯片的,需要利用存儲(chǔ)芯片的片選端對(duì)多個(gè)存儲(chǔ)芯片(組)進(jìn)行片選端對(duì)多個(gè)存儲(chǔ)芯片(組)進(jìn)行尋址尋址這個(gè)尋址方法,主要通過將存儲(chǔ)芯片的片這個(gè)尋址方法,主要通過將存儲(chǔ)芯片的片選端與系統(tǒng)的選端與系統(tǒng)的高位地址線高位地址線相關(guān)聯(lián)來實(shí)現(xiàn)相關(guān)聯(lián)來實(shí)現(xiàn)演示第第3 3

12、章:章:地址擴(kuò)充(字?jǐn)U充)地址擴(kuò)充(字?jǐn)U充)片選端片選端D7D0A19A10A9A0A9A0D7D0CE1K8(1)A9A0D7D0CE譯碼器000000000100000000001K8(2)演示A19 A18 A17 A16 A15 A14A0 全全0全全1D7D027256EPROMA14A0CE第第3 3章:章:片選端常有效片選端常有效n令芯片(組)的片選端常有效令芯片(組)的片選端常有效n不與系統(tǒng)的高位地址線發(fā)生聯(lián)系不與系統(tǒng)的高位地址線發(fā)生聯(lián)系n芯片(組)總處在被選中的狀態(tài)芯片(組)總處在被選中的狀態(tài)n雖簡單易行、但無法再進(jìn)行地址雖簡單易行、但無法再進(jìn)行地址擴(kuò)充,會(huì)出現(xiàn)擴(kuò)充,會(huì)出現(xiàn)“

13、地址重復(fù)地址重復(fù)” 表示任意(表示任意(0或或1均可)均可)第第3 3章:章:地址重復(fù)地址重復(fù)地址重復(fù):一個(gè)存儲(chǔ)單元具有多個(gè)存儲(chǔ)地址地址重復(fù):一個(gè)存儲(chǔ)單元具有多個(gè)存儲(chǔ)地址原因:有些高位地址線沒有用、可任意原因:有些高位地址線沒有用、可任意使用地址:出現(xiàn)地址重復(fù)時(shí),常選取其中既使用地址:出現(xiàn)地址重復(fù)時(shí),常選取其中既好用、又不沖突的一個(gè)好用、又不沖突的一個(gè)“可用地址可用地址”例如:例如:00000H 07FFFH選取一個(gè)可用地址的原則:高位地址全為選取一個(gè)可用地址的原則:高位地址全為0高位地址譯碼才更好第第3 3章:章:譯碼和譯碼器譯碼和譯碼器譯碼:將某個(gè)特定的譯碼:將某個(gè)特定的“編碼輸入編碼輸入

14、”翻譯為翻譯為唯一唯一“有效輸出有效輸出”的過程的過程譯碼電路可以使用門電路組合邏輯譯碼電路可以使用門電路組合邏輯譯碼電路更多的是采用集成譯碼器譯碼電路更多的是采用集成譯碼器常用的常用的2:4譯碼器:譯碼器: 74LS139常用的常用的3:8譯碼器:譯碼器: 74LS138常用的常用的4:16譯碼器:譯碼器:74LS154第第3 3章:章:全譯碼全譯碼全譯碼:全譯碼:所有的系統(tǒng)地址線均參與對(duì)存儲(chǔ)所有的系統(tǒng)地址線均參與對(duì)存儲(chǔ)單元的譯碼尋址,包括單元的譯碼尋址,包括片內(nèi)譯碼:片內(nèi)譯碼:低位地址線對(duì)芯片內(nèi)各存儲(chǔ)單元的低位地址線對(duì)芯片內(nèi)各存儲(chǔ)單元的譯碼尋址譯碼尋址片選譯碼:片選譯碼:高位地址線對(duì)存儲(chǔ)芯

15、片的譯碼尋址高位地址線對(duì)存儲(chǔ)芯片的譯碼尋址采用全譯碼,采用全譯碼,每個(gè)存儲(chǔ)單元的地址都是唯每個(gè)存儲(chǔ)單元的地址都是唯一的,一的,不存在地址重復(fù)不存在地址重復(fù)譯碼電路可能比較復(fù)雜、連線也較多譯碼電路可能比較復(fù)雜、連線也較多第第3 3章:章:部分譯碼部分譯碼部分譯碼:部分譯碼:只有部分高位地址線參與對(duì)存只有部分高位地址線參與對(duì)存儲(chǔ)芯片的譯碼儲(chǔ)芯片的譯碼每個(gè)存儲(chǔ)單元將對(duì)應(yīng)多個(gè)地址每個(gè)存儲(chǔ)單元將對(duì)應(yīng)多個(gè)地址(地址重(地址重復(fù)),需要選取一個(gè)可用地址復(fù)),需要選取一個(gè)可用地址可簡化譯碼電路的設(shè)計(jì)可簡化譯碼電路的設(shè)計(jì)但系統(tǒng)的部分地址空間將被浪費(fèi)但系統(tǒng)的部分地址空間將被浪費(fèi)第第3 3章:章:線選譯碼線選譯碼線

16、選譯碼:線選譯碼:只用少數(shù)幾根高位地址線進(jìn)行芯只用少數(shù)幾根高位地址線進(jìn)行芯片的譯碼,且每根負(fù)責(zé)選中一個(gè)芯片(組)片的譯碼,且每根負(fù)責(zé)選中一個(gè)芯片(組)雖構(gòu)成簡單,但地址空間嚴(yán)重浪費(fèi)雖構(gòu)成簡單,但地址空間嚴(yán)重浪費(fèi)必然會(huì)出現(xiàn)地址重復(fù)(一個(gè)存儲(chǔ)單元對(duì)應(yīng)多必然會(huì)出現(xiàn)地址重復(fù)(一個(gè)存儲(chǔ)單元對(duì)應(yīng)多個(gè)存儲(chǔ)地址)個(gè)存儲(chǔ)地址)一個(gè)存儲(chǔ)地址會(huì)對(duì)應(yīng)多個(gè)存儲(chǔ)單元一個(gè)存儲(chǔ)地址會(huì)對(duì)應(yīng)多個(gè)存儲(chǔ)單元多個(gè)存儲(chǔ)單元共用的存儲(chǔ)地址不應(yīng)使用多個(gè)存儲(chǔ)單元共用的存儲(chǔ)地址不應(yīng)使用第第3 3章:章:片選端譯碼小結(jié)片選端譯碼小結(jié)存儲(chǔ)芯片的片選控制端可以被看作是一根存儲(chǔ)芯片的片選控制端可以被看作是一根最高位地址線最高位地址線在系統(tǒng)中,主要與地址

17、發(fā)生聯(lián)系:包括在系統(tǒng)中,主要與地址發(fā)生聯(lián)系:包括地地址空間的選擇址空間的選擇(例如接系統(tǒng)的(例如接系統(tǒng)的IO/M*信號(hào))信號(hào))和和高位地址的譯碼選擇高位地址的譯碼選擇(與系統(tǒng)的高位地(與系統(tǒng)的高位地址線相關(guān)聯(lián))址線相關(guān)聯(lián))對(duì)一些存儲(chǔ)芯片通過片選無效可關(guān)閉內(nèi)部對(duì)一些存儲(chǔ)芯片通過片選無效可關(guān)閉內(nèi)部的輸出驅(qū)動(dòng)機(jī)制,起到降低功耗的作用的輸出驅(qū)動(dòng)機(jī)制,起到降低功耗的作用第第3 3章:章:存儲(chǔ)芯片的讀寫控制存儲(chǔ)芯片的讀寫控制芯片芯片OE*與系統(tǒng)的讀命令線相連與系統(tǒng)的讀命令線相連當(dāng)芯片被選中、且讀命令有效時(shí),當(dāng)芯片被選中、且讀命令有效時(shí),存儲(chǔ)芯片將開放并驅(qū)動(dòng)數(shù)據(jù)到總線存儲(chǔ)芯片將開放并驅(qū)動(dòng)數(shù)據(jù)到總線芯片芯片W

18、E*與系統(tǒng)的寫命令線相連與系統(tǒng)的寫命令線相連當(dāng)芯片被選中、且寫命令有效時(shí),當(dāng)芯片被選中、且寫命令有效時(shí),允許總線數(shù)據(jù)寫入存儲(chǔ)芯片允許總線數(shù)據(jù)寫入存儲(chǔ)芯片第第3 3章:章:3.3.2 存儲(chǔ)芯片與存儲(chǔ)芯片與CPU的配合的配合存儲(chǔ)芯片與存儲(chǔ)芯片與CPU總線的連接,還有兩總線的連接,還有兩個(gè)很重要的問題:個(gè)很重要的問題:CPU的總線負(fù)載能力的總線負(fù)載能力CPU能否帶動(dòng)總線上包括存儲(chǔ)器在內(nèi)的能否帶動(dòng)總線上包括存儲(chǔ)器在內(nèi)的連接器件?連接器件?存儲(chǔ)芯片與存儲(chǔ)芯片與CPU總線時(shí)序的配合總線時(shí)序的配合CPU能否與存儲(chǔ)器的存取速度相配合?能否與存儲(chǔ)器的存取速度相配合?第第3 3章:章:1. 總線驅(qū)動(dòng)總線驅(qū)動(dòng)CPU

19、的總線驅(qū)動(dòng)能力有限的總線驅(qū)動(dòng)能力有限單向傳送的地址和控制總線,可采用三單向傳送的地址和控制總線,可采用三態(tài)鎖存器和三態(tài)單向驅(qū)動(dòng)器等來加以鎖態(tài)鎖存器和三態(tài)單向驅(qū)動(dòng)器等來加以鎖存和驅(qū)動(dòng)存和驅(qū)動(dòng)雙向傳送的數(shù)據(jù)總線,可以采用三態(tài)雙雙向傳送的數(shù)據(jù)總線,可以采用三態(tài)雙向驅(qū)動(dòng)器來加以驅(qū)動(dòng)向驅(qū)動(dòng)器來加以驅(qū)動(dòng)第第3 3章:章:2. 時(shí)序配合時(shí)序配合分析存儲(chǔ)器的存取速度是否滿足分析存儲(chǔ)器的存取速度是否滿足CPU總線時(shí)序的要求總線時(shí)序的要求如果不能滿足:如果不能滿足:考慮更換存儲(chǔ)芯片考慮更換存儲(chǔ)芯片總線周期中插入等待狀態(tài)總線周期中插入等待狀態(tài)TW時(shí)序配合是連接中的難點(diǎn)32K8的的SRAM芯片芯片622561 12

20、23 34 45 56 67 78 89 91010111112121313141415151616171718181919202021212222232324242525262627272828A14A14A12A12A7A7A6A6A5A5A4A4A3A3A2A2A1A1A0A0D0D0D1D1D2D2GNDGNDD3D3D4D4D5D5D6D6D7D7CSCSA10A10OEOEA11A11A9A9A8A8A13A13WEWEVccVcc6225662256引腳圖引腳圖A14A14A13A13A12A12A11A11A10A10A9A9A8A8A7A7A6A6A5A5A4A4A3A3A2

21、A2A1A1A0A0OEOECSCSWEWED7D7D6D6D5D5D4D4D3D3D2D2D1D1D0D06225662256邏輯圖邏輯圖SRAM 2114的功能的功能工作方式工作方式CS*WE*I/O4 I/O1未選中未選中讀操作讀操作寫操作寫操作10010高阻高阻輸出輸出輸入輸入SRAM 6264的功能的功能工作方式工作方式CS1* CS2 WE* OE*D7 D0未選中未選中未選中未選中讀操作讀操作寫操作寫操作1000110110高阻高阻高阻高阻輸入輸入輸出輸出EPROM 2716的功能的功能工作方式工作方式CE*/PGMOE*VCCVPPDO7 DO0待用待用15V5V高阻高阻讀出讀

22、出005V5V輸出輸出讀出禁止讀出禁止015V5V高阻高阻編程寫入編程寫入正脈沖正脈沖15V25V輸入輸入編程校驗(yàn)編程校驗(yàn)005V25V輸出輸出編程禁止編程禁止015V25V高阻高阻EPROM 2764的功能的功能工作方式工作方式CE*OE*PGM*A9VPPDO7 DO0讀出讀出0015V輸出輸出讀出禁止讀出禁止0115V高阻高阻待用待用15V高阻高阻Intel標(biāo)識(shí)標(biāo)識(shí)0012V15V輸出編碼輸出編碼標(biāo)準(zhǔn)編程標(biāo)準(zhǔn)編程01負(fù)脈沖負(fù)脈沖25V輸入輸入Intel編程編程01負(fù)脈沖負(fù)脈沖25V輸入輸入編程校驗(yàn)編程校驗(yàn)00125V輸出輸出編程禁止編程禁止125V高阻高阻存儲(chǔ)芯片的位擴(kuò)充存儲(chǔ)芯片的位擴(kuò)充

23、存儲(chǔ)芯片的字?jǐn)U充存儲(chǔ)芯片的字?jǐn)U充門電路譯碼門電路譯碼A1A0F0 F1 F2 F3A19A18A17A16A15(b)(a)A0Y0Y1Y譯碼器譯碼器74LS1381 12 23 34 45 56 67 78 89 91010111112121313141415151616A AB BC CE1E1E2E2E3E3Y7Y7GNDGNDY6Y6Y5Y5Y4Y4Y3Y3Y2Y2Y1Y1Y0Y0VccVcc74LS13874LS138引腳圖引腳圖Y0Y0Y1Y1Y2Y2Y3Y3Y4Y4Y5Y5Y6Y6Y7Y7E3E3E2E2E1E1C CB BA A74LS13874LS138原理圖原理圖74LS138的功能表的功能表片選輸入片選輸入編碼輸入編碼輸入輸出輸出E3 E2* E1*C B AY7* Y0*1

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論