DSP數(shù)字信號(hào)處理緒論_第1頁(yè)
DSP數(shù)字信號(hào)處理緒論_第2頁(yè)
DSP數(shù)字信號(hào)處理緒論_第3頁(yè)
DSP數(shù)字信號(hào)處理緒論_第4頁(yè)
DSP數(shù)字信號(hào)處理緒論_第5頁(yè)
已閱讀5頁(yè),還剩60頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

DSP系統(tǒng)設(shè)計(jì)DigitalSignalProcessor數(shù)字信號(hào)處理器為什么要開(kāi)展研究性教學(xué)改革上課記筆記考試背筆記考后全忘記學(xué)生掌握的、真正能運(yùn)用的知識(shí)是靠學(xué)生自己學(xué)得的,而不是教師教給的。教學(xué)目標(biāo)知識(shí)目標(biāo):數(shù)字信號(hào)處理基礎(chǔ)算法、DSP芯片體系結(jié)構(gòu)、語(yǔ)音或圖像等應(yīng)用領(lǐng)域基礎(chǔ)知識(shí)。能力目標(biāo):DSP系統(tǒng)軟硬件開(kāi)發(fā)基本能力、系統(tǒng)設(shè)計(jì)和調(diào)試能力。素質(zhì)目標(biāo):文獻(xiàn)閱讀與分析、需求分析、技術(shù)方案設(shè)計(jì)。教學(xué)方案

以學(xué)生為主體,將學(xué)生的自主學(xué)習(xí)和老師的有效指導(dǎo)相結(jié)合,教師協(xié)引導(dǎo)學(xué)生閱讀分析文獻(xiàn)并擬定面向個(gè)人研究興趣的設(shè)計(jì)題目。設(shè)計(jì)題目按個(gè)人選定,依據(jù)應(yīng)用領(lǐng)域分組。教師引導(dǎo)全班同學(xué)以課堂討論形式點(diǎn)評(píng)學(xué)生的設(shè)計(jì)方案并提出問(wèn)題。同學(xué)在實(shí)踐環(huán)節(jié)中實(shí)施設(shè)計(jì)方案并進(jìn)行功能型驗(yàn)證,如果可能則進(jìn)一步測(cè)試相關(guān)技術(shù)指標(biāo)。課程的考核方法

課程成績(jī)結(jié)合課堂討論和展示、實(shí)踐環(huán)節(jié)表現(xiàn)、文獻(xiàn)綜述報(bào)告、設(shè)計(jì)報(bào)告等環(huán)節(jié)統(tǒng)一評(píng)定。感興趣和基礎(chǔ)好的同學(xué)可以參加實(shí)驗(yàn)板調(diào)試,加分環(huán)節(jié)設(shè)計(jì)能力的培養(yǎng):?jiǎn)卧O(shè)計(jì)題目30多個(gè),2人一個(gè);系統(tǒng)設(shè)計(jì)每人一個(gè)題目。9/4

緒論;DSP概況;開(kāi)發(fā)環(huán)境;文獻(xiàn)檢索和分析綜述11/4

實(shí)驗(yàn)1:CCS開(kāi)發(fā)環(huán)境的使用16/4文獻(xiàn)分析報(bào)告和討論18/4

DSP的硬件結(jié)構(gòu)、指令系統(tǒng)、實(shí)驗(yàn)系統(tǒng)介紹23/4

DSP的軟件設(shè)計(jì)、目標(biāo)文件格式25/4

實(shí)驗(yàn)2定時(shí)器波形產(chǎn)生實(shí)驗(yàn)30/4

定時(shí)器中斷控制的ADC采樣率、柵欄效應(yīng)討論2/5

實(shí)驗(yàn)3定時(shí)器中斷控制的ADC實(shí)驗(yàn)7/5實(shí)驗(yàn)4:FFT實(shí)驗(yàn)

柵欄效應(yīng)、歌曲頻譜分析9/5McBSP與音頻信號(hào)分析應(yīng)用案例14/5

實(shí)驗(yàn)5音頻信號(hào)采集和放送16/5

DSP設(shè)計(jì)案例1,工程設(shè)計(jì)流程;21/5實(shí)驗(yàn)系統(tǒng)設(shè)計(jì)與調(diào)試經(jīng)驗(yàn)23/5

機(jī)動(dòng)28/5設(shè)計(jì)方案研討30/5

設(shè)計(jì)方案研討4/6設(shè)計(jì)方案研討6/6設(shè)計(jì)方案研討11/6設(shè)計(jì)方案研討13/6總結(jié)與討論課程信息教材:TMS320C55xDSP原理及應(yīng)用(第3版)。作者:汪春梅,孫曉波學(xué)時(shí):30學(xué)時(shí)上課,10學(xué)時(shí)實(shí)驗(yàn),2周的課程設(shè)計(jì)。學(xué)習(xí)方法:主動(dòng)學(xué)習(xí)、多實(shí)踐、多上網(wǎng)查相關(guān)資料、深入思考,與其他微處理器(單片機(jī)、ARM等)對(duì)比學(xué)習(xí)。

[1]DSP芯片的原理與開(kāi)發(fā)應(yīng)用(第4版),張雄偉等編著,電子工業(yè)出版社,2009[2]曾義芳.《DSP開(kāi)發(fā)應(yīng)用技術(shù)》.北京航空航天大學(xué)出版社2008[3]芯片數(shù)據(jù)手冊(cè)、應(yīng)用案例[4]公司網(wǎng)站.

http://.;http://;http://;http://;[5]61IC網(wǎng)站.http://www.61IC.COM[6]合眾達(dá)電子http://[7]

聞亭科技/[8]中國(guó)DSP網(wǎng);嵌入式開(kāi)發(fā)網(wǎng)參考書(shū)與相關(guān)網(wǎng)址第一章DSP技術(shù)概述1.1DSP的一般概念1.2DSP芯片的特點(diǎn)、發(fā)展和應(yīng)用1.3DSP系統(tǒng)的構(gòu)成、特點(diǎn)和設(shè)計(jì)流程1.4DSP芯片的開(kāi)發(fā)環(huán)境1.1DSP的一般概念強(qiáng)調(diào)的是對(duì)以數(shù)字形式表現(xiàn)的信號(hào)進(jìn)行處理和研究的方法。是一門(mén)涉及許多學(xué)科且廣泛應(yīng)用于許多領(lǐng)域的新興學(xué)科。DSP包括兩層概念:1).數(shù)字信號(hào)處理(DigitalSignalProcessing—DSP)2).數(shù)字信號(hào)處理器(DigitalSignalProcessor——DSP)強(qiáng)調(diào)的是通過(guò)專(zhuān)用集成電路芯片,利用數(shù)字信號(hào)處理理論,在芯片上運(yùn)行目標(biāo)程序,實(shí)現(xiàn)對(duì)信號(hào)的某種處理。第一章DSP技術(shù)概述第一章DSP技術(shù)概述DSP技術(shù)的發(fā)展及現(xiàn)狀

20世紀(jì)60年代興起,算法多采用模擬仿真形式研究,無(wú)法做到實(shí)時(shí)處理;

20世紀(jì)70年代,集成電路技術(shù)發(fā)展,硬件實(shí)現(xiàn)FFT和數(shù)字濾波成為可能;

20世紀(jì)80年代,第一片商用數(shù)字信號(hào)處理器TMS320C10DSP研制成功;

20世紀(jì)90年代,數(shù)字信號(hào)處理飛速發(fā)展,在工程上實(shí)現(xiàn)和推廣應(yīng)用。

21世紀(jì),數(shù)字信號(hào)處理器已廣泛應(yīng)用于各行各業(yè),發(fā)揮著重要作用。1.1DSP的一般概念第一章DSP技術(shù)概述DSP技術(shù)的應(yīng)用

1.通信及多媒體領(lǐng)域應(yīng)用(1)數(shù)字式移動(dòng)通信系統(tǒng)(2)軟件無(wú)線電(SoftwareRadio)(3)高清晰度電視(HDTV)和語(yǔ)音及圖像處理識(shí)別應(yīng)用

2.控制領(lǐng)域的應(yīng)用(1)電機(jī)和機(jī)器人控制(2)激光打印機(jī)、掃描儀和復(fù)印機(jī)等消費(fèi)電子產(chǎn)品(3)網(wǎng)絡(luò)控制及傳輸設(shè)備3.汽車(chē)、石油勘探、飛行器、醫(yī)學(xué)4.軍事武裝設(shè)備:激光制導(dǎo)靈巧炸彈1.1DSP的一般概念DSPADC音頻,數(shù)字視頻

利用X86處理器完成實(shí)時(shí)數(shù)字信號(hào)處理

隨著CPU技術(shù)的不斷進(jìn)步,X86處理器的處理能力不斷發(fā)展,基于X86處理器的處理系統(tǒng)已經(jīng)不僅局限于以往的模擬和仿真,也能滿足部分?jǐn)?shù)字信號(hào)的實(shí)時(shí)處理要求,而各種便攜式或工業(yè)標(biāo)準(zhǔn)的推出,如PC104、PC104Plus結(jié)構(gòu),以及CPCI總線標(biāo)準(zhǔn)的應(yīng)用,這些都改善了X86系統(tǒng)的抗惡劣環(huán)境的性能,擴(kuò)展了X86系統(tǒng)的應(yīng)用范圍。

(1)處理器選擇范圍較寬:X86處理器涵蓋了從386到奔騰系列,處理速度從100MHz到幾GHz,而為了滿足工控等各種應(yīng)用,X86廠商也推出了多款低功耗處理器,其功耗遠(yuǎn)遠(yuǎn)小于商用處理器。(2)主板及外設(shè)資源豐富:無(wú)論是普通結(jié)構(gòu),還是基于PC104和PC104Plus結(jié)構(gòu),以及CPCI總線標(biāo)準(zhǔn),都有多種主板及擴(kuò)展子板可供選擇,節(jié)省了用戶的大量硬件開(kāi)發(fā)時(shí)間。(3)有多種操作系統(tǒng)可供選擇:這些操作系統(tǒng)包括Windows、Linux、WinCE等,而針對(duì)特殊應(yīng)用,還可根據(jù)需要對(duì)操作系統(tǒng)進(jìn)行剪裁,以適應(yīng)實(shí)時(shí)數(shù)字信號(hào)處理要求。(4)開(kāi)發(fā)、調(diào)試較為方便:X86的開(kāi)發(fā)、調(diào)試工具十分成熟,使用者不需要很深的硬件基礎(chǔ),只要能夠熟練使用VC、C-Build等開(kāi)發(fā)工具即可進(jìn)行開(kāi)發(fā)。利用X86系統(tǒng)進(jìn)行實(shí)時(shí)數(shù)字信號(hào)處理的優(yōu)點(diǎn):

X86進(jìn)行實(shí)時(shí)信號(hào)處理的缺點(diǎn)

(1)數(shù)字信號(hào)處理能力不強(qiáng):X86系列處理器沒(méi)有為數(shù)字信號(hào)處理提供專(zhuān)用乘法器等資源,尋址方式也沒(méi)有為數(shù)字信號(hào)處理進(jìn)行優(yōu)化,實(shí)時(shí)信號(hào)處理對(duì)中斷的響應(yīng)延遲時(shí)間要求十分嚴(yán)格,通用操作系統(tǒng)并不能滿足這一要求;(2)硬件組成較為復(fù)雜:即使是采用最小系統(tǒng),X86數(shù)字信號(hào)處理系統(tǒng)也要包括主板(包括CPU、總線控制、內(nèi)存等)、非易失存儲(chǔ)器(硬盤(pán)或電子硬盤(pán)、SD卡或CF卡)和信號(hào)輸入/輸出部分(這部分通常為AD擴(kuò)展卡和DA擴(kuò)展卡),如果再包括顯示、鍵盤(pán)等設(shè)備,系統(tǒng)將更為復(fù)雜;(3)系統(tǒng)體積、重量較大,功耗較高:即使采用緊湊的PC104結(jié)構(gòu),其尺寸也達(dá)到96mm×90mm,而采用各種降低功耗的措施,X86主板的峰值功耗仍不小于5W,高功耗則對(duì)供電提出較高要求,則需要便攜系統(tǒng)提供容量較大的電池,進(jìn)一步增大了系統(tǒng)的重量;(4)抗環(huán)境影響能力較弱:便攜系統(tǒng)往往要工作于自然環(huán)境當(dāng)中,溫度、濕度、振動(dòng)、電磁干擾等都會(huì)給系統(tǒng)正常工作帶來(lái)影響,而為了克服這些影響,X86系統(tǒng)所需付出的代價(jià)將是十分巨大的。

利用通用微處理器完成實(shí)時(shí)數(shù)字信號(hào)處理

通用微處理器的種類(lèi)多,包括51系列及其擴(kuò)展系列,德州儀器公司的MSP430系列,ARM公司的ARM7、ARM9、ARM10系列,等等,利用通用微處理器進(jìn)行信號(hào)處理的優(yōu)點(diǎn)如下。

(1)可選范圍廣:通用微處理器種類(lèi)多,使用者可從速度、片內(nèi)存儲(chǔ)器容量、片內(nèi)外設(shè)資源等各種角度進(jìn)行選擇,許多處理器還為執(zhí)行數(shù)字信號(hào)處理專(zhuān)門(mén)提供了乘法器等資源。(2)硬件組成簡(jiǎn)單:只需要非易失存儲(chǔ)器,A/D、D/A即可組成最小系統(tǒng),這類(lèi)處理器一般都包括各種串行、并行接口,可以方便地與各種A/D、D/A轉(zhuǎn)換器進(jìn)行連接。(3)系統(tǒng)功耗低,適應(yīng)環(huán)境能力強(qiáng)。

(1)信號(hào)處理的效率較低:以一個(gè)兩個(gè)數(shù)值乘法為例,處理器需要先用兩條指令從存儲(chǔ)器當(dāng)中取值到寄存器中,用一條指令完成兩個(gè)寄存器的值相乘,再用一條指令將結(jié)果存到存儲(chǔ)器中,這樣,完成一次乘法就花費(fèi)了4條指令,使信號(hào)處理的效率難以提高。(2)內(nèi)部DMA通道較少:數(shù)字信號(hào)處理需要對(duì)大量的數(shù)據(jù)進(jìn)行搬移,如果這些數(shù)據(jù)搬移全部通過(guò)CPU進(jìn)行,將極大的浪費(fèi)CPU資源,但通用處理器往往DMA通道數(shù)量較少,甚至沒(méi)有DMA通道,這也將影響信號(hào)處理的效率。利用通用微處理器進(jìn)行信號(hào)處理的缺點(diǎn)每條指令可通過(guò)片內(nèi)多功能單元完成取指、譯碼、取操作數(shù)和執(zhí)行等多個(gè)步驟,實(shí)現(xiàn)多條指令的并行執(zhí)行,從而在不提高系統(tǒng)時(shí)鐘頻率的條件下減少每條指令的執(zhí)行時(shí)間。其過(guò)程如圖1.2.3所示。

針對(duì)這些缺點(diǎn),當(dāng)前的發(fā)展趨勢(shì)是在通用處理器中內(nèi)嵌硬件數(shù)字信號(hào)處理單元,如很多視頻處理器產(chǎn)品都是在ARM9處理器中嵌入H.264、MPEG4等硬件視頻處理模塊,從而取得了較好的處理效果;而另一條路徑是在單片中集成ARM處理器和DSP處理器,類(lèi)似的產(chǎn)品如德州儀器的OMAP處理器及最新的達(dá)芬奇視頻處理器,它們就是在一個(gè)芯片中集成了一個(gè)ARM9處理器和一個(gè)C55x處理器或一個(gè)C64x處理器。如:TMS320DM270ARM9+TMS320C5909TMS320DM355ARM+協(xié)處理器圖像硬壓縮MPEG4TMS320DM375ARM+協(xié)處理器圖像硬壓縮MPEG4\H.264TMS320DM360ARM+協(xié)處理器圖像硬壓縮MPEG4\H.264

隨著微電子技術(shù)的快速發(fā)展,F(xiàn)PGA的制作工藝已經(jīng)進(jìn)入到45nm時(shí)期,這意味在一片集成電路當(dāng)中可以集成更多的晶體管,芯片運(yùn)行更快,功耗更低。其主要優(yōu)點(diǎn)如下。(1)適合高速信號(hào)處理:FPGA采用硬件實(shí)現(xiàn)數(shù)字信號(hào)處理,更加適合實(shí)現(xiàn)高速數(shù)字信號(hào)處理,對(duì)于采樣率大于100MHz的信號(hào),采用專(zhuān)用芯片或FPGA是適當(dāng)?shù)倪x擇。(2)具有專(zhuān)用數(shù)字信號(hào)處理結(jié)構(gòu):縱觀當(dāng)前最先進(jìn)的FPGA,如ALTERA公司的StratixⅡ、Ⅲ系列、CycloneⅡ、Ⅲ系列,Xilinx公司的Virtex-4、Virtex-5系列都為數(shù)字信號(hào)處理提供了專(zhuān)用的數(shù)字信號(hào)處理單元,這些單元由專(zhuān)用的乘法累加器組成,所提供的乘法累加器不僅減少了邏輯資源的使用,其結(jié)構(gòu)也更加適合實(shí)現(xiàn)數(shù)字濾波器、FFT等數(shù)字信號(hào)處理算法。利用(FPGA)進(jìn)行實(shí)時(shí)數(shù)字信號(hào)處理(1)開(kāi)發(fā)需要較深的硬件基礎(chǔ):無(wú)論用VHDL還是VerilogHDL語(yǔ)言實(shí)現(xiàn)數(shù)字信號(hào)處理功能都需要較多的數(shù)字電路知識(shí),硬件實(shí)現(xiàn)的思想與軟件編程有著很大區(qū)別,從軟件算法轉(zhuǎn)移到FPGA硬件實(shí)現(xiàn)存在著很多需要克服的困難。(2)調(diào)試?yán)щy:對(duì)FPGA進(jìn)行調(diào)試與軟件調(diào)試存在很大區(qū)別,輸出的信號(hào)需要通過(guò)示波器、邏輯分析儀進(jìn)行分析,或者利用JTAG端口記錄波形文件,而很多處理的中間信號(hào)量甚至無(wú)法引出進(jìn)行觀察,因此FPGA的更多工作是通過(guò)軟件仿真來(lái)進(jìn)行驗(yàn)證的,這就需要編寫(xiě)全面的測(cè)試文件,F(xiàn)PGA的軟件測(cè)試工作是十分艱巨的。使用FPGA的缺點(diǎn)

數(shù)字信號(hào)處理器(DigitalSignalProcessor,DSP)是一種專(zhuān)門(mén)為實(shí)時(shí)、快速實(shí)現(xiàn)各種數(shù)字信號(hào)處理算法而設(shè)計(jì)的具有特殊結(jié)構(gòu)的微處理器。DSP芯片已成為集成電路中發(fā)展最快的電子產(chǎn)品之一。DSP芯片迅速成為眾多電子產(chǎn)品的核心器件,DSP系統(tǒng)也被廣泛地應(yīng)用于當(dāng)今技術(shù)革命的各個(gè)領(lǐng)域——通信電子、信號(hào)處理、自動(dòng)控制、雷達(dá)、軍事、航空航天、醫(yī)療、家用電器、電力電子,而且新的應(yīng)用領(lǐng)域還在不斷地被發(fā)現(xiàn)、拓展??梢哉f(shuō),基于DSP技術(shù)的開(kāi)發(fā)應(yīng)用正在成為數(shù)字時(shí)代應(yīng)用技術(shù)領(lǐng)域的潮流。利用數(shù)字信號(hào)處理器實(shí)時(shí)實(shí)現(xiàn)數(shù)字信號(hào)處理第一章DSP技術(shù)概述

DSP芯片的結(jié)構(gòu)和特點(diǎn)1).處理器實(shí)現(xiàn)的兩種結(jié)構(gòu)馮?諾依曼結(jié)構(gòu)1.2DSP芯片1).處理器實(shí)現(xiàn)的兩種結(jié)構(gòu)哈佛結(jié)構(gòu)第一章DSP技術(shù)概述

DSP芯片的結(jié)構(gòu)和特點(diǎn)1.2DSP芯片第一章DSP技術(shù)概述DSP芯片的結(jié)構(gòu)和特點(diǎn)2).處理器的多總線和流水線

DSP芯片都采用多總線結(jié)構(gòu),可同時(shí)進(jìn)行取指令和多個(gè)數(shù)據(jù)存取操作,并由輔助寄存器自動(dòng)增減地址進(jìn)行尋址,使CPU在一個(gè)機(jī)器周期內(nèi)可多次對(duì)程序空間和數(shù)據(jù)空間進(jìn)行訪問(wèn),大大地提高了DSP的運(yùn)行速度。3).采用流水線技術(shù)流水線結(jié)構(gòu),加上執(zhí)行重復(fù)操作,就能保證在單指令周期內(nèi)完成數(shù)字信號(hào)處理中用得最多的乘法-累加運(yùn)算。1.2DSP芯片第一章DSP技術(shù)概述DSP芯片的結(jié)構(gòu)和特點(diǎn)4).配有專(zhuān)用的硬件乘法-累加器

為了適應(yīng)數(shù)字信號(hào)處理的需要,當(dāng)前的DSP芯片都配有專(zhuān)用的硬件乘法-累加器,可在一個(gè)周期內(nèi)完成一次乘法和一次累加操作,從而可實(shí)現(xiàn)數(shù)據(jù)的乘法-累加操作。如矩陣運(yùn)算、FIR和IIR濾波、FFT變換等專(zhuān)用信號(hào)的處理。5).具有特殊的DSP指令

為了滿足數(shù)字信號(hào)處理的需要,在DSP的指令系統(tǒng)中,設(shè)計(jì)了一些完成特殊功能的指令。如:TMS320C55xx中的FIRSADD指令和LMS指令,分別用于對(duì)稱結(jié)構(gòu)FIR濾波算法和LMS算法。1.2DSP芯片第一章DSP技術(shù)概述DSP芯片的結(jié)構(gòu)和特點(diǎn)6).快速的指令周期

由于采用哈佛結(jié)構(gòu)、流水線操作、專(zhuān)用的硬件乘法器、特殊的指令以及集成電路的優(yōu)化設(shè)計(jì),使指令周期可在20ns以下。7).支持多處理器結(jié)構(gòu)為了滿足多處理器系統(tǒng)的設(shè)計(jì),許多DSP芯片都采用支持多處理器的結(jié)構(gòu)。如:TMS320C40提供了6個(gè)用于處理器間高速通信的32位專(zhuān)用通信接口,使處理器之間可直接對(duì)通,應(yīng)用靈活、使用方便1.2DSP芯片第一章DSP技術(shù)概述

DSP芯片的分類(lèi)

按照用途,可將DSP芯片分為通用型和專(zhuān)用型兩大類(lèi)

通用型DSP芯片:一般是指可以用指令編程的DSP芯片,適合于普通的DSP應(yīng)用,具有可編程性和強(qiáng)大的處理能力,可完成復(fù)雜的數(shù)字信號(hào)處理的算法。

專(zhuān)用型DSP芯片:是為特定的DSP運(yùn)算而設(shè)計(jì),通常只針對(duì)某一種應(yīng)用,相應(yīng)的算法由內(nèi)部硬件電路實(shí)現(xiàn),適合于數(shù)字濾波、FFT、卷積和相關(guān)算法等特殊的運(yùn)算。主要用于要求信號(hào)處理速度極快的特殊場(chǎng)合。

1.2DSP芯片第一章DSP技術(shù)概述DSP芯片的分類(lèi)根據(jù)芯片工作的數(shù)據(jù)格式,可分為定點(diǎn)DSP和浮點(diǎn)DSP兩類(lèi)定點(diǎn)DSP芯片:數(shù)據(jù)以定點(diǎn)格式工作。浮點(diǎn)DSP芯片:數(shù)據(jù)以浮點(diǎn)格式工作。不同的浮點(diǎn)DSP芯片所采用的浮點(diǎn)格式有所不同,有的DSP芯片采用自定義的浮點(diǎn)格式,有的DSP芯片則采用IEEE的標(biāo)準(zhǔn)浮點(diǎn)格式。1.2DSP芯片第一章DSP技術(shù)概述DSP芯片的分類(lèi)TI公司的DSP芯片:浮點(diǎn)DSP:

TMS320C3x系列32bit第三代1990年;

TMS320C4x系列32bit第四代1990年;

TMS320C67x系列64bit第七代1998年。定點(diǎn)DSPC2x、C24x稱為C2000系列,主要用于數(shù)字控制系統(tǒng);

C54x、C55x稱為C5000系列,主要用于功耗低、便于攜帶的通信終端;1.2DSP芯片

C5000系列(定點(diǎn)、低功耗):C54XX,C55X相比其它系列的主要特點(diǎn)是低功耗,所以最適合個(gè)人與便攜式上網(wǎng)以及無(wú)線通信應(yīng)用,如手機(jī)、PDA、GPS等應(yīng)用。處理速度在80MIPS--400MIPS之間。C54XX和C55XX一般只具有McBSP同步串口、HPI并行接口、定時(shí)器、DMA等外設(shè)。值得注意的是C55XX提供了EMIF外部存儲(chǔ)器擴(kuò)展接口,可以直接使用SDRAM,而C54XX則不能直接使用。C2000系列(定點(diǎn)、控制器):C20X,F(xiàn)20X,F(xiàn)24X,F(xiàn)24XX,C28X,F(xiàn)28XX該系列芯片具有大量外設(shè)資源,如:A/D、定時(shí)器、各種串口(同步和異步),WATCHDOG、CAN總線/PWM發(fā)生器、數(shù)字IO腳等。是針對(duì)控制應(yīng)用最佳化的DSP,在TI所有的DSP中,只有C2000有FLASH,也只有該系列有異步串口可以和PC的UART相連。TI公司DSP介紹C6000系列:C62XX,C67XX,C64XX該系列以高性能著稱,最適合寬帶網(wǎng)絡(luò)和數(shù)字影像應(yīng)用。32bit,其中:C62XX和C64XX是定點(diǎn)系列,C67XX是浮點(diǎn)系列。該系列提供EMIF擴(kuò)展存儲(chǔ)器接口。該系列只提供BGA封裝,只能制作多層PCB。且功耗較大。C3X系列:浮點(diǎn)系列,非主流產(chǎn)品,VC33仍在廣泛使用,但其速度較低,最高在150MIPS,但功耗較低。OMAP系列:OMAP處理器集成ARM的命令及控制功能,另外還提供DSP的低功耗實(shí)時(shí)信號(hào)處理能力,最適合移動(dòng)上網(wǎng)設(shè)備和多媒體家電。TI公司DSP介紹Davinci:TMS320DM644x架構(gòu)是一款高度集成的片上系統(tǒng)(SoC),集成了數(shù)字視頻所需的許多外部組件。DM644x器件建立在TI性能卓越的TMS320C64x+DSP內(nèi)核基礎(chǔ)之上,ARM926處理器、視頻加速器、網(wǎng)絡(luò)外設(shè)及外部存儲(chǔ)器/存儲(chǔ)設(shè)備接口等都專(zhuān)門(mén)為視頻功能進(jìn)行了調(diào)節(jié)。TMS320DM6443針對(duì)視頻編碼及解碼應(yīng)用進(jìn)行了調(diào)優(yōu),可提供數(shù)字視頻解碼所需要的全部組件,包括帶集成式圖像縮放工具及畫(huà)中畫(huà)(OSD)引擎的模擬及數(shù)字視頻輸出。TMS320DM6446則特別適合視頻編碼與解碼,其專(zhuān)門(mén)的視頻處理前端添加了視頻編碼功能,能夠捕獲各種數(shù)字視頻格式。其主要應(yīng)用為網(wǎng)絡(luò)照相機(jī)、機(jī)頂盒、視頻電話、醫(yī)療成像等。TI公司DSP介紹文獻(xiàn)檢索學(xué)校主頁(yè)>萬(wàn)方數(shù)據(jù)>高級(jí)檢索推薦參考書(shū)《DSP》開(kāi)發(fā)應(yīng)用技術(shù),曾義芳編著,北京航空航天大學(xué)出版社,2008年1月共10個(gè)專(zhuān)題,后附參考文獻(xiàn)500余條該書(shū)所附文獻(xiàn)為2008年以前文獻(xiàn),要求每人至少要包含一條2008年以后的新文獻(xiàn),越新越好。文獻(xiàn)閱讀和綜述要求每人閱讀一篇學(xué)位論文:重點(diǎn)閱讀緒論、摘要和結(jié)論部分,了解學(xué)科領(lǐng)域的基本知識(shí)和發(fā)展?fàn)顩r,了解該領(lǐng)域所應(yīng)用DSP芯片的特點(diǎn)和應(yīng)用方案。不要求閱讀軟硬件設(shè)計(jì)細(xì)節(jié)。每人閱讀至少2篇期刊論文:重點(diǎn)閱讀引言、系統(tǒng)方案、結(jié)果和結(jié)論。鼓勵(lì)增加網(wǎng)站資料每個(gè)小組中各人的文獻(xiàn)不得相同,每人一份文獻(xiàn)綜述。每個(gè)小組綜合優(yōu)化各綜述,課堂討論。綜述中可以按年代也可以按DSP類(lèi)別整理。文獻(xiàn)綜述報(bào)告要求建立課程公共郵箱4.12前每人將各人檢索文獻(xiàn)的小綜述發(fā)郵箱,組內(nèi)共享,文件命名為學(xué)號(hào)+姓名+小綜述4.14日前提交共享綜合優(yōu)化后的綜述報(bào)告,文件命名為學(xué)號(hào)+姓名+綜述4.15日組內(nèi)商議擇優(yōu)推薦報(bào)告人4.16日?qǐng)?bào)告人代表全組報(bào)告,Word文檔即可,不要求PPTTMS320系列主要芯片發(fā)展第一章DSP技術(shù)概述制造工藝:NMOS→亞微米CMOS→深亞微米CMOS存儲(chǔ)器容量:片內(nèi)由幾百→幾百K;片外可達(dá)Mbit甚至Gbit級(jí)內(nèi)部結(jié)構(gòu):多處理單元,多總線,多級(jí)流水線,接口完善運(yùn)算速度:指令周期400ns→10ns,速度2.5MIPS→2000MIPS以上集成規(guī)模:集成A/D,D/A,濾波→模擬混合式DSP運(yùn)算精度:字長(zhǎng)8→16→24→32位;累加器40位開(kāi)發(fā)工具:Simulator→Emulator→C-Compiler→CCS低功耗DSP芯片的發(fā)展現(xiàn)狀和趨勢(shì)

1.2DSP芯片第一章DSP技術(shù)概述DSP的內(nèi)核結(jié)構(gòu)將進(jìn)一步改善DSP和微處理器的融合DSP和高檔CPU的融合DSP和SOC的融合DSP和FPGA的融合實(shí)時(shí)操作系統(tǒng)RTOS與DSP的結(jié)合DSP的并行處理結(jié)構(gòu)功耗越來(lái)越低

DSP芯片的發(fā)展現(xiàn)狀和趨勢(shì)

1.2DSP芯片第一章DSP技術(shù)概述幾種通用數(shù)字信號(hào)處理器面向電信基礎(chǔ)引用的TMS320TCI6486多核DSP:內(nèi)部含有6個(gè)C64x+megamodule,主要用于語(yǔ)音分組網(wǎng)等電話設(shè)備中。TMS320C28x控制DSP:用于工業(yè)自動(dòng)控制,照明控制系統(tǒng)、光通信網(wǎng)絡(luò)系統(tǒng)等。DSP芯片的發(fā)展現(xiàn)狀和趨勢(shì)

1.2DSP芯片第一章DSP技術(shù)概述幾種通用數(shù)字信號(hào)處理器TMS320C5000DSP+RISC:集成了C54xDSPCPU內(nèi)核和ARM7內(nèi)核,具有數(shù)字處理能力和控制接口能力,用于無(wú)線數(shù)據(jù)交換系統(tǒng)等。TMS320C55x低功耗DSP:嵌入式低功耗高性能處理器,面向3G手機(jī)、PDA、數(shù)字照相機(jī)等。OMAP5910處理器:集成了DSP和ARM,通過(guò)橋接技術(shù)實(shí)現(xiàn)了雙CPU的數(shù)據(jù)交換DSP芯片的發(fā)展現(xiàn)狀和趨勢(shì)

1.2DSP芯片DSP開(kāi)發(fā)工程師數(shù)字信號(hào)處理算法知識(shí);DSP芯片的結(jié)構(gòu)和開(kāi)發(fā)要點(diǎn);DSP系統(tǒng)設(shè)計(jì)能力。DSP系統(tǒng)基本構(gòu)成抗混疊濾波A/DD/ADSP平滑濾波輸入輸出存儲(chǔ)器第一章DSP技術(shù)概述1.3DSP系統(tǒng)DSP系統(tǒng)模擬系統(tǒng)數(shù)字信號(hào)模擬信號(hào)實(shí)時(shí)處理模擬器件FPGA/CPLDDSP芯片強(qiáng)調(diào)控制運(yùn)算過(guò)程第一章DSP技術(shù)概述1.3DSP系統(tǒng)DSP系統(tǒng)的特點(diǎn):DSP系統(tǒng)的特點(diǎn)

1).精度高難17位字長(zhǎng)模擬網(wǎng)絡(luò)元件(R、L、C等)模擬網(wǎng)絡(luò)系統(tǒng)數(shù)字系統(tǒng)DSP、D/A精度10-3精度10-3第一章DSP技術(shù)概述1.3DSP系統(tǒng)2).可靠性強(qiáng)信號(hào)信號(hào)放大器A放大器B計(jì)算機(jī)A計(jì)算機(jī)B只要誤差不超過(guò)0、1判決電平A、B結(jié)果可能不同A、B結(jié)果果相同DSP系統(tǒng)的特點(diǎn)

第一章DSP技術(shù)概述1.3DSP系統(tǒng)3).集成度高

表面貼裝ASIC芯片DSP系統(tǒng)DSPCPLDFPGA開(kāi)發(fā)壓縮體積降低成本DSP系統(tǒng)的特點(diǎn)

第一章DSP技術(shù)概述1.3DSP系統(tǒng)4).接口方便以現(xiàn)代數(shù)字技術(shù)為基礎(chǔ)的系統(tǒng)或設(shè)備都是兼容的,系統(tǒng)接口方便。5).靈活性好

DSP系統(tǒng)DSP

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論