電子技術(shù)基礎(chǔ)復(fù)習(xí)題-時(shí)序邏輯電路_第1頁(yè)
電子技術(shù)基礎(chǔ)復(fù)習(xí)題-時(shí)序邏輯電路_第2頁(yè)
電子技術(shù)基礎(chǔ)復(fù)習(xí)題-時(shí)序邏輯電路_第3頁(yè)
電子技術(shù)基礎(chǔ)復(fù)習(xí)題-時(shí)序邏輯電路_第4頁(yè)
電子技術(shù)基礎(chǔ)復(fù)習(xí)題-時(shí)序邏輯電路_第5頁(yè)
已閱讀5頁(yè),還剩4頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、電子技術(shù)基礎(chǔ)復(fù)習(xí)題時(shí)序邏輯電路一、填空題:1 .具有“置0”、“置1”、“保持”和“計(jì)數(shù)功能”的觸發(fā)器是()2 .觸發(fā)器有門電路構(gòu)成,但它不同門電路功能,主要特點(diǎn)是:()型觸發(fā)器的直接置 0端Rd置1端Sd的正確用法是()4 .按觸發(fā)方式雙穩(wěn)態(tài)觸發(fā)器分為:()5 .時(shí)序電路可以由()組成6 .時(shí)序電路輸出狀態(tài)的改變()7 .通常寄存器應(yīng)具有()功能8 .通常計(jì)數(shù)器應(yīng)具有()功能9 . M進(jìn)制計(jì)數(shù)器的狀態(tài)轉(zhuǎn)換的特點(diǎn)是設(shè)初態(tài)后,每來(lái)()個(gè)CP時(shí),計(jì)數(shù)器又重回初態(tài)。10 .欲構(gòu)成能記最大十進(jìn)制數(shù)為999的計(jì)數(shù)器,至少需要()個(gè)雙穩(wěn)觸發(fā)器。11 .同步時(shí)序邏輯電路中所有觸發(fā)器的時(shí)鐘端應(yīng)()。二、選擇題

2、:1 .計(jì)數(shù)器在電路組成上的特點(diǎn)是()a)有CP輸入端,無(wú)數(shù)碼輸入端 b) 有CP輸入端和數(shù)碼輸入端c)無(wú)CP輸入端,有數(shù)碼輸入端2 .按各觸發(fā)器的狀態(tài)轉(zhuǎn)換與 CP的關(guān)系分類,計(jì)數(shù)器可分為()計(jì)數(shù)器。a )加法、減法和加減可逆b )同步和異步c )二、十和 M進(jìn)制3 .按計(jì)數(shù)器的狀態(tài)變換的規(guī)律分類,計(jì)數(shù)器可分為()計(jì)數(shù)器。a )加法、減法和加減可逆b)同步和異步c)二、十和 M進(jìn)制4按計(jì)數(shù)器的進(jìn)位制分類,計(jì)數(shù)器可分為()計(jì)數(shù)器。a )加法、減法和加減可逆b)同步和異步c)二、十和 M進(jìn)制5 . n位二進(jìn)制加法計(jì)數(shù)器有()個(gè)狀態(tài),最大計(jì)數(shù)值是()。a) 2n-1 b ) 2n c ) 2n-16

3、 .分析時(shí)序邏輯電路的狀態(tài)表,可知它是一只()。(a)二進(jìn)制計(jì)數(shù)器 (b)六進(jìn)制計(jì)數(shù) 五進(jìn)制計(jì)數(shù)器CQ2QiQo0000100120113110411150007 .分析如圖所示計(jì)數(shù)器的波形圖,可知它是一只()。(a) 六進(jìn)制計(jì)數(shù)器(b) 七進(jìn)制計(jì)數(shù)器(c) 八進(jìn)制計(jì)數(shù)器Cjuujurmu二n二Q0_lUUULQi I I I lQ28、邏輯電路如圖所示,當(dāng)A= "0",B= "1”時(shí),C脈沖來(lái)到后JK觸發(fā)器()。(a) 具有計(jì)數(shù)功能 (b)保持原狀態(tài) 置"0"(d) 置“1”B9、邏輯電路如圖所示,分析C, S, R的波形,當(dāng)初始狀態(tài)為“0”

4、時(shí),11瞬間輸出Q為()(b)1 "(c) Q10、555集成定時(shí)器電路如圖所示,為使輸出電壓UO3由低電壓變?yōu)楦唠娸斎攵?和2的電壓應(yīng)卡茜足21Ucc,U2Ucc3321Ucc,42Ucc3321Ucc,U2Ucc33壓,則(a) Ui6(b) Ui6(c) UI6cUCC84輯電路如圖所示,當(dāng)a= "0",B= "1” 時(shí),C脈沖來(lái)11、 邏到后D 觸)。(a) 具有計(jì)數(shù)功能(b) 保持原狀態(tài) (c) 置“0”(d)1=1O>C12、時(shí)序邏輯 的新?tīng)顟B(tài)為電路如圖所示,原狀態(tài)為“0 0”,當(dāng)發(fā)出寄存和取出指令后(b) 1 00 1)°(

5、a) 1 1d1"1"d0"0"13、分析某時(shí)序邏輯電路狀態(tài)表,判定它是()。(a) 二進(jìn)制計(jì)數(shù)器(b) 十進(jìn)制計(jì)數(shù)器其它計(jì)數(shù)器CQ4Q3Q2Qi00000100012001030011401005100061001710108101191100100000三、非客觀題1.由555集成定時(shí)器組成的電路如圖所示。C1 =F, C2= 33 F, C3 = 100 F,合上開(kāi)關(guān) S, 8已知UCCCC揚(yáng)聲器發(fā)6V,出聲R1=2 k響,試,R2= k分別計(jì)算聲響頻率。RP =0 和 RP = 100 k 時(shí)的2:已知邏輯電路圖及C, SD, RD 的波形,試畫(huà)

6、出輸出Q0, Q1的波形(設(shè)Q0, Q 的初始狀態(tài)均為“0”)。QiRd 一3、已知邏出F0, F1的S SDQiKQiQRd |SDTQ0Qi輯電路圖和C脈沖的波形, 狀態(tài)表(設(shè)Q0, Qi初始狀態(tài)均試寫(xiě)出F0和F,的邏輯式,并列為"0")。4、類c試列出如下所示邏輯電路圖的狀態(tài)表?畫(huà)出波形圖,并指出是什么型的計(jì)數(shù)器(設(shè)Q0, Q1的初始狀態(tài)為 “0”)。Q QiQiQiJiCi <KiRdJ0C,QiQ0K)RdC-Q-CRD5、波態(tài)出邏輯電路圖,計(jì)算F的為 “0”)。圖的狀態(tài)表,寫(xiě)出輸出F的邏輯式,畫(huà)出輸出Q, Q1及F的 脈寬tW和周期T(設(shè)C脈沖頻率為i k

7、Hz,各觸發(fā)器初始狀C QiFCQiQ0F0123456、非客觀題:試畫(huà)出輸出Q0, Q1的波形(設(shè)Q0, Q1的初已知邏輯電路圖及C 脈沖波形, 始狀態(tài)均為“ 0”)。7、邏輯電路如圖所示,各觸發(fā)器的初始狀態(tài)為“0”,已知C脈沖的波形。試畫(huà)出輸出Q0, Q1和F的波形圖。已知邏輯電路圖及C脈沖的波形,各觸發(fā)器的初始狀態(tài)均為0,畫(huà)出輸出 Q0, Q1, Q2的波形。QiQ29、邏輯電路如圖所示,各觸發(fā)器的初始狀態(tài)為“0”,若已知C和A的波形。試畫(huà)出Q0, Q1的波形。A _IQQi10、由555集成定時(shí)器組成的電路如圖所示。HL為信號(hào)燈,已知Ucc 12 V , R1 = 27 k,R2 = 15 k ,RP=

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論